RISC-V(发音为“risk-five”)是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。
与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。
我们,分如下章节进行介绍。
1 《RISC-V指令集简介》
2 《RISC-V指令格式》
3 《RISC-V指令集之RV32I》
4 《RISC-V指令集之RV32M》
5 《RISC-V指令集之RV32FD》
6 《RISC-V指令集之RV32A》
7 《RISC-V指令集之RV32C》
8 《RV64 - 64位地址指令》
9 《RISC-V特权架构 - 特权模式与指令》
10 《RISC-V特权架构 - CSR寄存器》
11 《RISC-V特权架构 - 中断与异常概述》
12 《RISC-V特权架构 - 中断定义》
13 《RISC-V特权架构 - 机器模式下的异常处理》
14 《RISC-V特权架构 - 模式切换与委托》
15 《RISC-V特权架构 - 中断注入》
16 《RISC-V特权架构 - 时钟中断处理》
更新中…
参考文档:
- RISC-V指令集手册2019版
- RISC-V指令集手册2024版
- RISC-V 开放架构设计之道1.0.0
链接: https://pan.baidu.com/s/1adoKj7m6bYEpHkPKKHFiUw
提取码: hhhn