ARM ACE

本文详细介绍了ARM ACE架构中从共享地址加载数据和向共享地址存储数据的操作流程,包括读取数据时的缓存一致性处理,以及四种不同情况下的存储操作:partial cache line、entire cache line、已缓存数据的存储和重叠存储。在存储过程中,涉及到主端、interconnect和缓存之间的交互,以及如何处理脏数据和并发存储冲突。
摘要由CSDN通过智能技术生成

Cache line 五种状态

cache line的五种状态 具体说明
invalid、valid 表明Cache line是否在cache中
Unique、Shared 表明Cache line存在一个Cache中,还是多个Cache中
Dirty、Clean 表明cache line是否需要更新到主存

ACE对AXI4通道的拓展

ACE snoop通道

snoop 简写 具体说明
snoop address AC cache主端提供snoop传输的地址和控制信息
  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值