ALTLVDS TX ip和 ALTLVDS RX ip

1. ip core 应用场景

使用Intel FPGA自带的LVDS ip core进行电路板之间的串行数据收发以及并串、串并转换(Serdes)。
两块电路板之间相隔100m,使用双绞线作为传输介质,串行码流的速率为163.84Mbps,由于长距离传输中,高频信号衰减严重,采用预加重和均衡的技术补偿高频信号衰减,发送端采用LMH0001做预加重处理,接收端采用LMH0074做均衡处理。

2.数据传输逻辑框图

在这里插入图片描述
数据传输逻辑功能框图如上图所示,为保持串行码流的直流平衡,发送端采用8B/10B编码,对应的接收端需要对应的10B/8B解码模块。

3.需要注意的细节

3.1预加重芯片(LMH0001)的参考电阻Rref影响输出差分电压的摆幅,进而影响传输的误码率,经过测量,当电阻值为470Ω,传输无误码。在这里插入图片描述

3.2 接收端数据字节对齐处理(Word align)

接收端从串行码流中恢复出并行数据,需要用到altlvds rx ip的rx_data_align端口,ip配置的端口如下图所示。在这里插入图片描述具体做法为发送端先发送一定数目的K码(K28.5),接收端通过rx_data_align端口对并行数据进行移位操作,当接收端的并行数据为K28.5时,表示字节对齐完成,可正确接收数据。

附工程文件链接https://download.csdn.net/download/ustcyhw1993/12555985

  • 1
    点赞
  • 15
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值