zedboard
公孙璃
这个人很懒,什么都没有说。
展开
-
zedboard--zedboard学习小结
URL: http://blog.csdn.net/xzyiverson/article/details/17245231ps: 原博主的签名很有趣:门坎,迈过了就是门,迈不过就是坎。转眼间研二上学期就即将过去了,回顾从9月份以来学习zedboard,感觉一直徘徊,有很多东西还没有理清楚,以前的博客也是乱七八糟的,希望自己也整理一下思路,这里对自己已经学习和知道的东西做一个小小的总转载 2014-03-14 11:48:14 · 1087 阅读 · 1 评论 -
FPGA设计开发软件ISE使用技巧之:片上逻辑分析仪(ChipScope Pro)使用技巧
URL: http://www.icbuy.com/info/news_show/info_id/182769.html6.7 片上逻辑分析仪(ChipScope Pro)使用技巧 在FPGA的调试阶段,传统的方法在设计FPGA的PCB板时,保留一定数量的FPGA管脚作为测试管脚。在调试的时候将要测试的信号引到测试管脚,用逻辑分析仪观察内部信号。 这种方法存在很多转载 2014-06-11 17:49:23 · 10760 阅读 · 0 评论 -
Zing AXI总线Chipscope参考设计
URL: http://xilinx.eetrend.com/article/4315?quicktabs_1=0按键点灯设计 (使用14.3版本软件)本参考设计基于Zing开发板。主要是熟悉ZYNQ器件开发及调试的基本步骤。主要包括,UART测试、采用PL端逻辑设计PS外设、AXI总线Chipscope调试、定时器中断设计、按键及点灯的设计。一、建立工程:1、 打转载 2014-05-29 13:09:23 · 2090 阅读 · 0 评论 -
ZED-Board从入门到精通系列例程——全局定时器
URL: http://blog.csdn.net/kkk584520/article/details/10034679本文系ZED-Board从入门到精通(三):从传统ARM开发到PS开发的转变之后增加的PS例程。由于原文较长,在原帖后面添加例程会使阅读不便,于是单独开一帖。 实际项目中几乎离不开时间的测量。定时器是硬件系统运行状态的忠实记录者,它不受CPU直接干预,转载 2014-07-02 13:02:11 · 1608 阅读 · 1 评论 -
FreeRTOS任务切换解析
URL: http://blog.sina.com.cn/s/blog_5f0bed160100tqnu.html说明:嵌入式系统FreeRTOS任务切换牵涉到具体硬件体系结构的支持,(堆栈类型,寄存器种类,工作模式等不同)下面根据CortexM3内核---STM32处理器---进行介绍:一:启动第一个任务,二:portYIELD_WITHIN_API(任务切换转载 2014-07-07 16:30:09 · 1296 阅读 · 0 评论 -
FreeRTOS: Change the priority of a task from within an ISR?
URL: http://ehc.ac/p/freertos/discussion/382005/thread/4c7ba356/Does there exist a way to change the priority of a task from within an ISR?Thanks,转载 2014-07-08 14:43:52 · 1067 阅读 · 0 评论 -
vTaskPrioritySet和uxTaskPriorityGet源码分析
URL: /*----------------------------------------------------------- *pxTask:被修改优先级的任务句柄(即目标任务)——参考xTaskCreate() API *函数的参数pxCreatedTask 以了解如何得到任务句柄方面的信息。 *任务可以通过传入NULL 值来修改自己的优先级。 *uxNewPri转载 2014-07-07 16:25:40 · 1694 阅读 · 0 评论 -
Zynq7000术语详解
URL: http://www.openhw.org/bbs/article_1237_380029.html相信大家刚看到Zynq手册的时候,对着那么一大堆缩略语肯定是一头雾水,特转来一篇文章,为大家解惑摘要:本文介绍与XILINX的EPP平台成员, ZYNQ芯片相关的缩写术语和含义. 与简单翻译术语不同,本文对每个缩写在本行业其他公司的展开含义也略作介绍, 避免混转载 2014-07-07 16:57:29 · 1372 阅读 · 0 评论 -
FreeRTOS vApplicationSetupHardware()
URL: http://www.freertos.org/Interactive_Frames/Open_Frames.html?http://interactive.freertos.org/forums转载 2014-07-08 14:29:11 · 1113 阅读 · 0 评论 -
关于Big Endian 和 Little Endian
URL: http://blog.csdn.net/sunshine1314/article/details/2309655转载 2014-07-27 16:49:27 · 699 阅读 · 0 评论 -
ZedBoard-自定义PWM外设及TTC定时器API探索
URL: http://www.61ic.com/FPGA/Xilinx/201211/46138.html最近拿到了ZedBoard,玩了两三天把官方提供的例程跑了差不多一半。先把官方的HelloWorld和“按键-定时器-点灯”的裸跑工程跑一遍,熟悉一下开发环境;然后自己自定义了一个工程,用PS-GPIO和EMIO-GPIO跑了个小程序,总算弄明白了EMIO的结构与作用(这部分在Xilin转载 2014-07-07 17:05:51 · 2084 阅读 · 0 评论 -
FreeRTOS 的互斥信号量与二进制信号量
URL: http://bbs.ednchina.com/BLOG_ARTICLE_145889.HTM转载 2014-06-30 16:02:58 · 1657 阅读 · 0 评论 -
配置 FreeRTOS
URL: http://blog.csdn.net/liyuanbhu/article/details/7912170配置FreeRTOSFreeRTOS 是高度可配置的。所有的可配置项都在FreeRTOSConfig.h 文件中。每一个Demo 程序中都包含了一个配置好的FreeRTOSConfig.h 文件,可以以Demo程序中的FreeRTOSConfig.h 文件作为模转载 2014-06-30 11:51:50 · 805 阅读 · 0 评论 -
Zynq认识纠错
今天,陈老师为我讲解了zynq的结构概念,原创 2014-07-16 11:37:49 · 2412 阅读 · 0 评论 -
ISE布线时避免优化buf的方法_/*synthesis syn_keep = 1*/
URL: http://blog.csdn.net/lishufei/article/details/6080193在这个BUF两端的信号线上加上下面的属性(Verilog HDL版本):wire bufin /* synthesis syn_keep=1 xc_props="X" */;具体解释:1、syn_keep=1就是保留这个信号线,是它成为一个instance(synp转载 2014-03-14 11:50:13 · 5021 阅读 · 0 评论 -
zedboard的裸机中断实验(一)
URL: http://blog.csdn.net/xzyiverson/article/details/20397313注:这里按键使用了AXI总线GPIO,led使用的MIO控制。学习了zynq的中断系统后,这里做一个简单的中断实验,第一个中断的实验是一个简单的按键中断实验。开发环境:XPS14.6+SDK14.6一:硬件配置1. 启动xps,转载 2014-03-19 13:23:29 · 1154 阅读 · 0 评论 -
Xilinx EDK下的MHS文件
URL: http://www.eefocus.com/JohnWoo/blog/12-04/246785_db665.html使用Xilinx EDK建立工程时有几个关键文件:system.xmp EDK工程的顶层工作为文件system.mhs EDK工程的系统硬件规范,包括系统的设备、对应参数以及接口连接,MHS文件项目的硬件基础。system.mss EDK工转载 2014-03-18 12:59:06 · 1670 阅读 · 0 评论 -
xilinx PowerPC 中断
URL: http://hi.baidu.com/firstm25/item/b8343ef87a255810fe3582b6 PowerPC内核仅支持两个外部中断源,在处理多中断要求时需要引入“中断控制器(interrupt controller,INTC)”。这是EDK提供的中断处理机制,并提供了三种中断处理的驱动(drivers):OPB_INTC(挂在PLB或OPB总线上的外转载 2014-03-18 17:11:36 · 1871 阅读 · 0 评论 -
zynq中断入门
URL: http://blog.csdn.net/xzyiverson/article/details/20360161Zynq的PS是基于ARM架构,使用两个ARM Cortex A9处理器和GIC pl390中断控制器。系统中断框图如下:Interrupt Controller(中断控制器)框图如下:中断详细分为SGI(Software Gen转载 2014-03-19 13:20:04 · 2464 阅读 · 0 评论 -
zedboard--用户自定义IP核(pwm发生器)设计(二十)
URL:1:实验说明:对于Zedboard的用户自定义的IP核有两种可行的方案:一:通过EMIO交换数据(GPIO,SPI),这个其实就是将PL的IP核看作系统的外设,在数据交互性能和效率上都有很大的缺陷。(不常用)二:利用向导来制作满足AXI协议的IP核,向导自动生成总线相关的代码,做好地址译码逻辑,读写控制逻辑,并在用户工作区生成一些寄存器。我们写的PL逻辑通过转载 2014-04-08 16:00:53 · 1217 阅读 · 0 评论 -
【学习笔记】zedboard上freertos 按键中断
URL: http://blog.csdn.net/oxp7085915/article/details/17377655代码工作流程:在freertos系统中创建一个二值信号量,并且创建两个任务,任务A:循环输出helloworld,任务B:获取二值信号量,当获取到后设置LED灯亮或灯灭,如果没有获取到则挂起,直到获取到二值信号量。设置按键中断,并在按键中断程序中释放二值信号量。转载 2014-04-10 15:53:46 · 1261 阅读 · 1 评论 -
嵌入式操作系统FreeRTOS的原理与实现
URL: http://www.eefocus.com/sensorwireless/blog/08-03/144457_c9bd6.html摘要:FreeRTOS是一个源码公开的免费的嵌入式实时操作系统,通过研究其内核可以更好地理解嵌入式操作系统的实现原理.本文主要阐述FreeRTOS系统中的任务调度机制、时间管理机制、任务管理机制以及内存分配策略的实现原理,并指出FreeRTOS在应用中的转载 2014-07-16 10:06:20 · 858 阅读 · 0 评论 -
Xilkernel API函数介绍
URL: http://hi.baidu.com/firstm25/item/620a35f46d778714d7ff8cbaXilkernel是Xilinx公司提供的用于EDK系统的小型、模块化的操作系统,支持MicroBlaze、PowerPC405以及PowerPC440处理器。支持可移植操作系统接口(POSIX)。Xilkernel功能函数包括:线程管理、信号量、消息队列、共享内存转载 2014-06-24 11:14:18 · 1263 阅读 · 0 评论 -
一步一步学ZedBoard & Zynq(四):基于AXI Lite 总线的从设备IP设计
URL: 本小节通过使用XPS中的定制IP向导(ipwiz),为已经存在的ARM PS 系统添加用户自定IP(Custom IP ),了解AXI Lite IP基本结构,并掌握AXI Lite IP的定制方法,为后续编写复杂AXI IP打下基础。同时本小节IP定制方法同样适用于MicroBlaze处理系统。本小节定制的是简单LED的IP,只有一个数据寄存器,向其写值就可以控制8转载 2014-06-05 13:23:31 · 1655 阅读 · 0 评论 -
【再话Zedboard】如何在SDK中计算某段程序的执行时间
首先赞一下自动保存功能,今天在网页上写的,不小心关掉了,那个心疼啊,幸好有自动保存功能,成功恢复了! 废话不多说了,直奔主题吧。计算一段程序的执行时间主要是为了方便计算一些算法的效率,当然,如果能够计算出一段程序的执行时间,也就能够轻松编写出精确延时时间了。调试51单片机的时候,可以可以在Keil中设定断点,直观地计算出两个断点之间的程序运行时间,也可以利用反汇编代转载 2014-07-14 13:06:15 · 3979 阅读 · 2 评论