lpddr3 阻抗_LPDDRx的总结

本文概述了LPDDR3和LPDDR4在mobile设备中的应用及其区别,重点讨论了LPDDR4的功耗降低策略,包括CA数量减少、电压降低、ODT(On-Die Termination)的改进以及DBI技术的应用,同时提到了LPDDR4的频率切换、定时训练和错误校正功能,以实现更低的功耗和更好的性能。
摘要由CSDN通过智能技术生成

lpddr3/lpddr4被广泛的使用在mobile设备中,本文简单介绍lpddr3和lpddr4的区别。

lpddrx的发展进程https://www.jedec.org/sites/default/files/Minho_SK%20hynix_CES_14_new.pdf​www.jedec.org

LPDDR4的新featureCA减少 (10 -> 6)

lpddr4 重新定义了commands,有些commands需要两个CK clock。电压降低到1.1V (lpddr4x甚至降低到0V6)

ODT帮助减少功耗

lpddr3的时候只有DQS和DQ有ODT。一般提供两种ODT模式:

- Termination to VDDQ/2

PU resistor to VDDQ and PD resistor to GND. PU and PD same value to keep DC static point as 0V6;

-Termination to VDDQ/2

PU resistor to VDDQ and PD resistor to GND. PU and PD same value to keep DC static point as 0V6;

可以看到lpddr3 DQ/DQS的输出是在VDDQ/2上下变化,VDDQ/2是DC static point。

lpddr4的CA,DQS和DQ都支持ODT,在输出'H'的时候通过输出阻抗和ODT的关系,可以将输出电压控制到VDDQ/2.5或VDDQ/3;而当输出'L'时电压接近0V。因为数据传输时的电压降低,功耗相应减少。lpddr4还通过DBI的方式尽量减少'H'的输出,可以进一步降低功耗。LPDDR4省电的秘密之-I/O静态功耗​new.qq.com0bf73f084a8feb7f106ab2b0fc39f3ba.png支持多个频率FSP (frequency set point)的自由切换,可以很好的减少功耗支持丰富的training保证VREF,CA/CK,DQS/CK,DQS/DQ之间的timing

LPDDR4_JESD209-4 chapter7.7有关于输出阻抗以及ODT calibration的详细描述支持post-package-repair(PPR)和 on-die ECC

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值