金陵科技学院
信息技术学院
《
VHDL
程序设计》实验指导书
实验
1 Quartus II
设计平台的使用
实验序号:
1
实验名称:
QuartusII
设计平台的使用
适用专业:电子信息工程、通信工程
学时数:
4
学时
一、实验目的
(
1
)熟悉
Quartus II
设计平台的界面
(
2
)掌握
Quartus II
设计平台的常用功能
(
3
)掌握
Quartus II
开发流程
二、实验要求
(
1
)调试程序要记录调试过程中出现的问题及解决办法;
(
2
)给出每个问题的算法或画出流程图;
(
3
)编写程序要规范、正确,上机调试过程和结果要有记录,并注意调试程序集成环境的
掌握及应用,不断积累编程及调试经验;
(
4
)做完实验后给出本实验的实验报告。
三、实验设备、环境
至少
PIII
计算机,装有
Quartus II 6.0
软件
四、实验步骤及内容
(一)教师演示讲解
Quartus II
的使用
1
、教师演示
Quartus II
的原理图设计过程。
2
、教师演示
Quartus II
的
VHDL
操作步骤,包括设计输入、编译处理、验证(包括功能仿
真、
时序仿真)和器件编程。
(
二
)
学生按照原理图设计步骤设计一个半加器并仿真
1.
操作步骤
:
(1)
输
入
源
文
件
,
选
择
菜
单
”
File
”
\
”
New
”
,
弹
出
“
New
”
对
话
框
,
并
选
择
“
Block
Diagram/Schematic File
”
,出现原理图文件的编辑界面。
(
2
)
双击工作区域,
出现
“
Symbol
”
界面,
展开界面左边的
Libraries
对话框内的