【AG32VF407】国产MCU+FPGA Verilog双边沿检测输出方波

视频讲解

[AG32VF407]国产MCU+FPGA Verilog双边沿检测输出方波

实验过程

本次使用使用AG32VF407开发板中的FPGA,使用双clk的双边沿进行检测,同步输出方波
同时可以根据输出的方波检测clk的频率,以及双clk的相位关系,如下为verilog代码

`timescale 1ns / 1ns

module test(clk,ledout,pinout);

input    clk;
output [3:0] ledout;
reg [3:0]  ledout;
output [2:0] pinout;

pll    pll1_inst (
    .areset ( 1'b0 ),
    .inclk0 ( clk ),
    .c0 ( c0 ),
    .c1 ( c1 )
    );

wire c0;
wire c1;

reg state1;
reg state2;

initial begin
state1 = 0;
state2 = 1;
end

//根据输出的双边沿,输出方波
always@(posedge c1) begin
    state1 <= ~state1;
end

always@(negedge c1) begin
    state2 <= ~state2;
end

assign pinout[1] = (state2 | state1) ? 1:0; 

//根据输入的双边沿,输出方波
assign pinout[0] = clk? 0:1;

endmodule

使用GPIO为,PB12合PB13,下图为示波器抓取的波形
在这里插入图片描述

  • 3
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值