【AG32VF407】国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!

视频讲解

[AG32VF407]国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!

实验过程

之前出现的双路pll不同频率的测试中,提出了内部晶振输出不准的问题,和官方沟通后得到极大改善,方法如下:
首先准备官方固件

链接:https://pan.baidu.com/s/10Ki3HC30x6tpxzcfvf8Lwg?pwd=vh2d
提取码:vh2d

其次需要使用supra中bin中的Downloader.exe进行更新
在这里插入图片描述选择好固件,连接jlink,烧录
在这里插入图片描述
然后更新自己的fpga程序bin时,不能勾选Full chip erase before program在这里插入图片描述
实测晶振输出的方波测试verilog代码

module test(clk,ledout,pinout);

input    clk;
output [3:0] ledout;
reg [3:0]  ledout;
output [2:0] pinout;

pll    pll1_inst (
    .areset ( 1'b0 ),
    .inclk0 ( clk ),
    .c0 ( c0 ),
    .c1 ( c1 )
    );

wire c0;
wire c1;

//根据输入的双边沿,输出方波
assign pinout[0] = clk? 0:1;

endmodule

波形如下
之前不准的频率,6.49Mhz
在这里插入图片描述更新后,7.9Mhz在这里插入图片描述

  • 4
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值