关于quartus中signaltap抓取不到AD输入信号的问题

  • 在两块FPGA构成的PPM调制解调传输系统中,一般PC端我们的串口助手发送超时周期为1000ms,即1s,1Hz,频率已经很低了,它表示一秒才发送一帧数据;所以它经过第一块FPGA的调制,虽然是以100K的速率发送出去,但是它的真实速率还是1HZ的。
    那我们在第二块板以5倍速率500K的AD采样时,在signaltap中如果不加任何触发条件地直接对AD输出采样值进行信号的抓取,那么是很难抓到采样值的!可以算一下,在1秒的间隔内过来的信号频率为100K,占整个时间段的1/100K,这个出现的概率太小了,所以在signaltap中的有限空间资源里是很难抓到信号的!
    经过对比,如果我们用第一块FPGA自己产生100K的随机高低电平信号,那样同样的接收端FPGA采样程序及AD是可以抓到采样值的,即使也没有设置任何触发信号。
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值