![49d8df524efcef9a5dbfa5555c48814b.png](https://i-blog.csdnimg.cn/blog_migrate/6303257d34b6a5a2065b293aecdf0c3b.jpeg)
一.两点调制背景
传统的FSK直接调制方式包括以下几种:
1.开环fsk调制:
![767f0cf741a52f36057859490e317ee8.png](https://i-blog.csdnimg.cn/blog_migrate/fca8587a256812fdfd0d31b76c448833.png)
在锁相环对VCO的输出频率锁定之后,断开锁相环中LPF至VCO的连接并保持VCO控制电压不
变,然后将发送的数据通过DAC转化成模拟电平控制VCO的输出频率。
缺点:
1.受到PVT效应的影响
2.需要周期性的闭合锁相环回路重新锁定锁相环的中心频率,否则会带来调制误差。重新锁定的过程需要消耗一定的时间,不利于系统长时间连续工作。
2.闭环FSK调制:
![6395571874b762452579de8a28c1c16d.png](https://i-blog.csdnimg.cn/blog_migrate/12ce211f07659372f73ccfa3d3b8bef1.png)
要发送的基带数据入给Sigma—Delta调制器,输出对应调制信号的分频比去控制分频器得到所需要的调制输出频率。
缺点:
考虑到噪声和稳定性问题,环路带宽较窄,限制了调制速率。
二.文章介绍
本文记录最近两点调制simulink行为仿真过程及应用背景。
1.simulink版本 matlab2020b
2.用于BLE,参考蓝牙5.0协议标准,BLE射频指标如下:
工作频段2.4G,2400-2483.5MHz。一共40个信道,每个信道带宽2M
![315193109a2add51b8ce6554f1128317.png](https://i-blog.csdnimg.cn/blog_migrate/fa89850663afaaf12aa5fe63b23df620.png)
发射机调制特性:
发射机采用GFSK调制,带宽周期积BT=0.5,调制指数0.45-0.55,码元1用正极性频偏,码元0用负极性频偏表示。
频偏要求:
1. 发送速率1Mbps,最小频偏大于185KHz
2. 发送速率2Mbps,最小频偏大于370KHz
三.两点调制
由于第一章中开环调制和闭环调制的缺点,提出两点调制,同时结合开环和闭环调制。框图如下:
参考文献1:A Low-Power GSM/EDGE/WCDMA Polar Transmitter in 65-nm CMOS
![312ad045745894fc5daeef9797dcdf8d.png](https://i-blog.csdnimg.cn/blog_migrate/01d756bcd020e027b2efaead52096157.png)
两点调制原理:高通路径2和低通路径1同时作用,低通路径1通过分频比控制频偏,高通路径2通过VCO电压控制频偏。传递函数如下:
![18a21d4ac8d569cf84f6daa0f0fa9f81.png](https://i-blog.csdnimg.cn/blog_migrate/e920d8fb98ba597078265891d9c74985.png)
如果要实现全通特性,必须实现两个路径的匹配,包括增益匹配和延时匹配。
![a4f6d42e0117792f35bd914ff12fde48.png](https://i-blog.csdnimg.cn/blog_migrate/d23d132dfcbac78eca6287d7de225743.png)
对于此传递函数的具体推导解释,详见参考文献1并辅助参考文献2。
通常在基带信号加入调制路径以前,先通过高斯滤波器,平滑基带信号的的过渡带。如下所示:
![9a1810dbf6a02068bf477171844c918f.png](https://i-blog.csdnimg.cn/blog_migrate/8107bb191ec0f75c38817d08927a1128.png)
四. simulink仿真
本次simulink仿真仅介绍重要模块,不引入增益和延时失配,仿真理想模型,为介绍的模块参阅本人专栏,频率综合器其他文章。
4.1 高斯滤波器
Gaussfir(0.5,1,8) 产生滤波器系数共17个,滤波器阶数16阶,一共有17个系数。通过simulink生成数字滤波器。利用伯努利分布二进制码产生器,产生二进制信号,转换为双极性码。经过高斯滤波器。
![63ddac5f8eb8a43f6b7a0675de86776e.png](https://i-blog.csdnimg.cn/blog_migrate/53489c2d337e6dbf353d734dfce84791.png)
![5d3ef91fa3cefde356f1da82cf18601d.png](https://i-blog.csdnimg.cn/blog_migrate/43797cdc006870721bf779d088753c68.jpeg)
4.2整体电路仿真
![426bbac3338880f9b19a75ae34f4b23e.png](https://i-blog.csdnimg.cn/blog_migrate/c6fa728ba11adefc2823e8281be8dab2.png)
仿真设计指标:
1. 环路带宽50K
2. 参考时钟24M
3. VCO自由震荡频率2.37G, Kvco=60M
4. 电荷泵电流100uA,
5. 载频2.4G,频偏100k,码元调制速率1MHz。
6. 高斯滤波器gaussfir(0.5,1,8)
7. 由于频偏100KHz,则码元1对应分频比为100k/24M=0.00417,对应VCO控制电压v=100k/60M=0.001666667V=1.66667mV
![528b12063245c10dedae9ee1f8ad1bb1.png](https://i-blog.csdnimg.cn/blog_migrate/f44e0d0c620f1d2ce29795aa2c16b587.png)
参考文献1:A Low-Power GSM/EDGE/WCDMA Polar Transmitter in 65-nm CMOS
参考文献2:A Modeling Approach for Fractional-N Frequency Synthesizers Allowing Straightforward Noise Analysis