【模拟IC学习笔记】 采样保持电路的设计

3 篇文章 1 订阅
本文详细探讨了采样保持电路的工作原理,包括时域响应、噪声来源(如KT/C噪声和采样抖动)、电容选择、开关类型以及上极板和下极板采样技术。还涉及ADC精度、SNR影响因素和噪声控制策略。
摘要由CSDN通过智能技术生成

目录

采样保持工作原理

概念

时域响应-采保信号

采样网络的KT/C噪声

采样电容大小的选取

采样抖动(jitter)

jitter对SNR的影响

法一

法二

采样开关的种类

单MOS管

实践:Nmos导通电阻

传输门

栅压自举开关

采样技术

上极板采样

下极板采样

采样保持的电荷转移

跟踪阶段

采样时刻

保持阶段

输出


采样保持工作原理

概念

采样保持电路作用:时域离散化

跟踪阶段:开关闭合,Vout=Vin。

保持阶段:开关断开,保持电压。

时域响应-采保信号

输入信号在采样阶段不变。

ADC精度和建立时间之间的关系:

采样网络的KT/C噪声

电容不会产生噪声,电阻会产生噪声。

一阶RC网络的噪声与电阻无关,只与电容有关。

R越大,电阻噪声谱密度4KTR越大,但是一阶RC的3dB带宽1/RC也更低。所以总的积分噪声与R无关。反之亦然。

采样电容大小的选取

如何选择采样电容的大小?

ADC设计中,一般遵循以下规则:噪声不能大于量化噪声。

根据ADC位数选择采样电容值的大小:

电容每增加四倍,根号下KT/C减小一半。

采样抖动(jitter)

时钟抖动:不存在理想的采样时钟,真是的clock的上升沿和下降沿有一定范围的不确定性,

ADC的噪声源:量化噪声、热噪声、采样时钟jitter带来的采样误差。

jitter对SNR的影响

法一

仅仅考虑jitter的影响,对输入信号求导再乘时间就是采样电压误差,对其求功率就是误差功率。

SNR=信号功率/噪声功率

jitter和SNR的关系:

在jitter一定的情况下,信号频率越高,SNR越低

在信号频率一定的情况下,jitter越大,SNR越低。

理想ADC信噪比SNR与位数的关系:

法二

使采样jitter引入的误差小于1/2 LSB。该法较为严格

对输入信号求导,考虑极端情况,得到电压变化率最大的时候的值,使该值小于LSB/2。

采样开关的种类

单MOS管

全摆幅范围内线性度较差

实践:Nmos导通电阻

可以看到输入为0的时候,即不考虑衬底偏置效应的时候,导通电阻为940.397

对VIN做参数扫描,可以看到考虑衬底偏置效应后的导通电阻的变化情况在VIN=1.1时,衬底偏置效应最大为1.4kΩ,Vth变大,导致导通电阻变大。

打印静态工作点可以看到cgg(gate电容),gate电容为2.14f,电容太小是因为MOS管尺寸太小。

增大MOS管尺寸,m=10,finger=100,得到cgg,用cgg/面积,就得到

传输门

PMOS:NMOS宽长比=4:1时,才能保持马鞍形阻抗。但是,在先进低电压工艺下,NMOS和PMOS在中间电平附近的时候不导通,导致导通阻抗很大。

栅压自举开关

目的:将MOS管的Vgs保持为一个恒定值。

理论原理

电路实现

栅极自举开关,需要将M4和M5管的衬底与B点短接(接电路最高电位,该电路最高电位是B点而不是VDD),保证B点能够到大2VDD。

M8连接输入和输出,其衬偏效应会影响导通阻抗的线性度,因此需要改进

可以用PMOS开关

也可以使NMOS衬底在source和GND之间切换

首先确定M7和M8的寄生电容,CB取寄生电容的几十倍。

采样技术

上极板采样

非理想特性:开关断开瞬间的沟道电荷、时钟馈通、上极板技术采样精度限制在10位左右。

下极板采样

SW3开关的左端也可以接共模信号

采样保持的电荷转移

跟踪阶段

采样时刻

保持阶段

输出

  • 13
    点赞
  • 57
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
### 回答1: CMOS模拟集成电路设计学习笔记 CMOS模拟集成电路设计学习是电子工程领域中的重要一环。CMOS(互补金属氧化物半导体)技术在现代集成电路设计中起着至关重要的作用。在学习CMOS模拟集成电路设计过程中,我对以下几个方面有所收获。 首先,电路的基本理论知识是学习CMOS模拟集成电路设计的基础。了解电路设计中的电压、电流、电阻、电容等基本概念,掌握基本的电路分析方法和技巧,对于有效地进行CMOS模拟集成电路设计非常重要。 其次,掌握CMOS技术的原理和特点。CMOS技术是使用N型和P型MOS管并排组成的电路结构,相比于其他技术,CMOS技术具有功耗低、抗干扰能力强等优势。了解CMOS技术的工作原理和特点,能够更好地应用于模拟集成电路设计和优化过程中。 再次,学习射极耦合放大器(CAS)的设计和优化方法。CAS是模拟电路设计中常用的基本模块,具有放大增益高、抗干扰能力强等特点。通过学习CAS的设计和优化方法,能够更好地理解和应用于CMOS模拟集成电路设计中。 此外,了解电流镜、共源共排模式放大器、差分放大器、反馈电路等常见的CMOS模拟集成电路结构和设计技巧,对于深入理解CMOS模拟集成电路设计原理和方法非常有帮助。 最后,实践是学习CMOS模拟集成电路设计的重要环节。通过自己动手设计具体的电路实例,理解并解决实际问题,能够增加对理论知识的应用和理解。 总之,学习CMOS模拟集成电路设计需要掌握电路基本知识、了解CMOS技术原理和特点、学习常见的电路结构和设计技巧,并进行实践应用。通过不断学习和实践,我相信在CMOS模拟集成电路设计领域中会有更大的进步。 ### 回答2: cmos模拟集成电路设计是现代电子领域的重要研究方向之一。在学习过程中,我了解到cmos模拟集成电路设计的基本原理和方法,以及在实际应用中的一些注意事项。 首先,cmos模拟集成电路是一种使用cmos(互补金属氧化物半导体)技术制造的集成电路,其中的晶体管由n型和p型金属氧化物半导体场效应晶体管(NMOS和PMOS)组成。cmos模拟集成电路设计主要涉及到电流源、放大器、运算放大器、滤波器等模块的设计。 在设计过程中,要考虑电路的性能指标,如增益、带宽、噪声等。同时,为了提高电路的稳定性和可靠性,需要注意电路中的电源抑制、温度补偿、布线规划等方面的问题。 另外,cmos模拟集成电路设计还需要掌握一些基本的设计工具和方法。如Spice仿真工具的使用,可以通过仿真验证设计的正确性和性能指标。还有一些常用的设计技巧,如工作在互补模式、差分放大器、共模反馈电路等,可以有效提高电路的性能。 在实际应用中,cmos模拟集成电路设计广泛应用于各个领域。例如,用于通信系统中的放大器、滤波器等电路设计,用于传感器中的信号处理电路设计等。因此,掌握cmos模拟集成电路设计的知识和技能对于从事电子工程的相关人员来说是非常重要的。 总之,cmos模拟集成电路设计学习笔记包括了基本原理和方法,设计工具和技巧,以及实际应用等方面的内容。通过学习和掌握这些知识和技能,可以提高我们在cmos模拟集成电路设计方面的能力和水平。 ### 回答3: CMOS模拟集成电路设计学习笔记是我在学习过程中记录的一本笔记,总结了我对CMOS模拟集成电路设计的理解和经验。 首先,CMOS模拟集成电路是一种重要的集成电路设计技术,它利用CMOS工艺制造出的器件来实现各种模拟电路功能。学习CMOS模拟集成电路设计,首先需要了解CMOS工艺的基本原理和特点。CMOS工艺是一种使用N型细长沟道和P型细长沟道场效应管组成的半导体工艺,它具有电压驱动强、功耗低、噪声小等优点。此外,还需要学习CMOS工艺的制造工艺流程和工艺参数的选择。 在设计CMOS模拟集成电路时,首先需要进行电路的建模与分析。我学习了基本的电路理论与分析方法,如放大电路、逻辑电路、反馈电路等,并学会了使用理想运放进行电路近似分析。此外,还学习了CMOS器件的模型和特性,如MOSFET的输出特性曲线、小信号模型等。通过电路建模与分析,可以更好地理解电路的工作原理和设计要素。 然后,学习了CMOS模拟电路的常见设计技术和方法。其中,包括源随器的设计与优化、偏置电路设计、放大电路设计、运算放大器设计等。在设计过程中,我学会了使用EDA工具进行电路仿真和验证,以及对电路进行性能指标的评估。通过反复实践和调试,我逐渐掌握了设计方法和技巧。 最后,我还学习了一些高级的CMOS模拟集成电路设计技术,如电压参考电路设计、数据转换电路设计、低功耗设计等。这些技术使得我能够设计更加复杂和高性能的CMOS模拟集成电路,提高了我的设计能力和水平。 通过CMOS模拟集成电路设计学习笔记的记录和总结,我不仅巩固了自己的知识和理解,还积累了更多的设计经验。这本笔记对于我今后的工作和学习都具有重要的参考价值。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值