IIC
1.iic是两线式串行总线,两根线分别式SCL和SDA(inout),属于半双工同步通信方式。
2.FPGA中inout类型要通过三态门进行设置
代码为:
inout wire iic_sda,
wire link;
wire sda_buf;
assign iic_sda = link ? sda_buf : 1'bz;
3.iic性质
1)准备状态下SDA、SCL都为1
2)START :在SCL为1的状态下,SDA由1变成0
3)在SCL为低时改变数据(8bit为1组)
4)应答位(acknowledge):SDA保持高阻状态接收应答位。
5)STOP:在SCL为1的状态下,SDA由0变成1
EEPROM
1.eeprom封装图
从图中可以看出有8个引脚,
A2-A0:是用来定位8个eeprom级联时定位单一eeprom,
WP:写保护位,可以从datasheet中得知,WP=1,写指令被禁止,
SCL:串行时钟线
SDA:串行数据线,用来发送数据和地址,是一个双向引脚,是开漏端子,需要外接一个上拉电阻到VSS上。
2.控制字节格式
由下图可以看出需要1)先发送START,2)然后是控制代码来选择芯片类型,比如本文是24xx64芯片,控制代码为1010,然后3)是片选位,4)后面接0代表写,1代表读,5)最后是应答位。
需要注意的是,一次最多读32K(本文eeprom为32K)
3.WRITE
写分为Byte write(字节写)和Page write(页写)
1)Byte write即一次写8bit,时序图为:
先发送START,然后发送control byte (1010_000_0)+ACK+然后发送地址0000_0000+ACK+然后发送数据(1000_0100)+ACK,最后是停止位。(表示在0000_0000这个地址里写入了1000_0100)
2)Page write表示一次写一页,即32byte。时序图为:
4.READ
读分为Current Address Read(当前地址读)、Random Read(随机读)、Sequential Read(连续读)。
1)Current Address Read(当前地址读):24xx64包含一个地址计数器,该计数器维护最后访问的字的地址,内部将其递增1。 因此,如果先前的读取访问是对地址n的访问(n是任何合法地址),则下一个当前的地址读取操作将访问数据从地址n +1。
时序图为:
当前地址读,读的是上一次读操作的地址+1的位置。比如说我上次在第5个地址读了一个字节数据,执行当前地址读就会读第6个地址数据。读完不用发送应答位,最后发送停止位。
2)Random Read(随机读):先进行写操作把地址写进去,然后再执行读操作,读取写入地址的数据(1byte)。时序图为:
3)Sequential Read(连续读):在随机读的基础上连续读数据(可以读取整片存储器的内容)。时序图为:
iic详细内容参考:https://blog.csdn.net/zuo_an/article/details/89139445