项目场景:
已有板卡硬件原理图,在使用XDMA IP
核时,需要对PCIe Block Location
选项进行配置。
问题分析:
PCIe Block Location
:即PCIe
接口位置,该选项需要根据原理图,当前FPGA的引脚分配方式,查找官方手册UG476
和PG023
来确定。
解决方案:
-
在板卡原理图上确认
PCIe
所使用的bank
,例如:xc7v550tffg1158
在原理图上使用bank117
和bank118
; -
查看
UG476
的Appx. A:Placement Information by Package
中xc7v550tffg1158
FPGA的bank117
和bank118
对应的GTH CHANNEL
位置,第400页,为X1Y28
~X1Y35
; -
查看
PG023
第四章Constraining the Core
目录下的Transceiver Placement
选项中550T
的收发器位置,X1Y28
~X1Y35
对应XDMA IP
核的X0Y2
;
对于不同FPGA,不同的原理图,均可参考该思路。