什么是cache,有什么用
cache是一种内存,叫高速缓存。
从容量来说,CPU < 寄存器 < cache < DDR
从速度来说,CPU > 寄存器 > cache > DDR
cache的存在是因为寄存器和DDR之间的速度差异太大了,DDR的速度远不能满足寄存器的需要(不能满足cpu的需要,所以没有cache会拉低整个系统的整体速度)。
整个系统中CPU的供应链:寄存器+cache+DDR+硬盘(flash)四阶组成,这是综合考虑了性能、成本得到的妥协的结果。
210内部有32KB icache和32KB dcache。icache是用来缓存指令的,dcache是用来缓存数据的
cache的意义:指令平时是放在硬盘/flash中的,运行时读取到DDR中,再从DDR中读给寄存器,再有寄存器从给CPU。但是DDR的速度和寄存器比太慢了,如果CPU运行完一句再去读取DDR的下一句,那么CPU的速度完全就被DDR给拖慢了。解决方案就是icache。
icache工作时,会把我们CPU正在运行的指令的旁边几句指令事先读取到icache中(CPU设计有一个基本原理:代码执行时,下一句执行当前一句代码旁边代码的可能性要大很多)。当下一句CPU要指令时,cache首先检查自己事先准备的缓存指令中有没有这句,如果有就直接拿给CPU,如果没有则需要从DDR中重新去读取拿给CPU,并同时做一系列动作,清缓存、重新缓存。
icache中BL0对cache的操作
首先,icache的一切动作都是自动的,不需人为干预,我们所需要做的就是打开/关闭icache。
其次,在210的iROM中BL0已经打开了icache。所以之前看到的现象都是icache打开时的现象。
汇编代码读写CP15以开关icache
// 第三步:关闭icache
mrc p15, 0, r0, c1, c0, 0 // 读出cp15的c1到r0中
bic r0, r0, #(1 << 12) // bit12 置0 关闭icache
orr r0, r0, #(1 << 12) // bit12 置1 关闭icache
mcr p15, 0, r0, c1, c0, 0
实验验证
结论1:irom中确实打开了icache
结论2:icache关闭确实比icache打开时led闪烁变慢,说明指令执行速度变慢。