数字电路:数据选择器与译码器

该博客介绍了如何使用数据选择器74LS151和74LS152设计全加器,以及如何利用38译码器74LS138实现相同目标。文中详细阐述了各个器件的主要引脚功能,并提供了38译码器的Verilog代码及仿真过程,包括输入变量的初始化和不同状态下的输出变化。
摘要由CSDN通过智能技术生成

1、本次实验会用到的数据选择器153与译码器138有哪些主要的引脚?其基本功能是什么? 在这里插入图片描述在这里插入图片描述2、请利用8选1 数据选择器74LS151(教材P100)设计全加器。
3、请利用4选1数据选择器74LS152设计全加器。
4、请利用38译码器74LS138设计全加器。
5、下面是38译码器的verilog代码,以及仿真代码。
在这里插入图片描述在这里插入图片描述前两句分别定义输入变量为E1,E2,E3和A,B,C以及输出变量为Y0~Y7
下面assign为赋值语句 分别另(其中!X表示取X 反变量)
Y0=!A!B!C;
Y1=!A!BC;
Y2=!AB!C;
Y3=!ABC;
Y4=A!B!C;
Y5=A!BC;
Y6-AB!C;
Y7=ABC;

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值