![](https://img-blog.csdnimg.cn/direct/8c7d692b46324023b5602325a915e566.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
Cadence高速PCB开发的仿真全流程
文章平均质量分 67
本专栏致力于从PCB开发流程融合仿真步骤的角度,讲清楚在PCB设计的过程中,在什么时机进行仿真是最合适的。
可劲ル造
只为造物。他是来自能源星球的一股电磁能量。无它。
展开
-
《Sigrity SystemSI 2023+LPDDR4仿真自学笔记》(十一)时序预算设置Set Timing Budget (Part 1)
↑ Tips:填写依据来源—LPDDR4的实际工作速率,例如实际项目中最高是3200Mbps,那么咱们填写3.2Gbps。点击Workflow中的“Set Timing Budget”,会弹出“Timing Budget”的界面,用来设置仿真时的时序相关的参数。↑ Tips:此处灰色,不可编辑。Q1:具体为何要设置为双边沿,还是上升边沿,下降边沿,此处还要再细究,待补充。●Default Strobe Offset :默认选通偏移量,单位ns↓。●Bit Period :比特位周期,用UI表示,单位ns。原创 2024-04-27 10:59:49 · 556 阅读 · 0 评论 -
《Sigrity SystemSI 2023+LPDDR4仿真自学笔记》(九)仿真报告的生成Report Generator (part 1)
神奇的是,它就一直保持在701,我重新选择其它的DDR规范,数值会变化,然后再次选择这个“LPDDR4-3200”,仍然自动弹出“701”,这里要注意,有坑。按我们正在仿真的DDR的版本去选择技术规范,例如选择“LPDDR4-3200”后,右侧的“AC Threshold(mV)”和“DC Threshold(mV)”会自动弹出两个电压数值。Tips:我是在拓扑图中把“Ctrl端”和“Mem端”的“Pin RLC”勾选上,此时这里才有Pkg Pin的选项,如果不勾选不知道是否会有“Pkg Pin”选项。原创 2024-04-13 11:30:19 · 1202 阅读 · 0 评论 -
《基于高速PCB开发的仿真全流程》(一)准备阶段
本文章基于模拟项目开发的流程,假设当前接收到一个高速PCB开发的任务,我们如何开展PCB设计与仿真分析。以下案例是采用软件Cadence 2023和Sigrity 2023版本。原创 2024-02-04 15:56:55 · 638 阅读 · 1 评论