为什么要在信号线上串联一些小电阻

对引脚的保护。

第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不匹配,串上一个电阻后,可改善匹配情况,以减少反射,避免振荡等。

第二是可以减少信号边沿的陡峭程度,从而减少高频噪声以及过冲等。因为串联的电阻,跟信号线的分布电容以及负载的输入电容等形成一个RC 电路,这样就会降低信号边沿的陡峭程度。大家知道,如果一个信号的边沿非常陡峭,含有大量的高频成分,将会辐射干扰,另外,也容易产生过冲。

问一:看原理图时,经常会看到串一些小电阻,如22/27/33/100欧姆,但也不是一定要串。同样场合有的串,有的不串。请哪位高人指点一下吧?  
A答:若是高速信号线上串小电阻,即为终端阻抗匹配。如果是GPIO口上串了小电阻(/100 欧姆 ),可能是抗小能量电压脉冲的。


简单的例子:一个串口通讯的提示信号,当接上串口时,因为瞬间的插拔产生了一个很窄的电压脉冲,如果这个脉冲直接打到GPIO口,很可能打坏芯片,但是串了一个小电阻,很容易把能力给消耗掉。如果脉冲是5mA 5.1V,那么过了30ohm后就是5v左右了...


B继续:严格来讲,当高速电路中,阻抗匹配,信号在传输介质上的传输时间大于信号上升沿或者下降沿的1/4时,该传输介质就需要阻抗匹配。防止电压脉冲对芯片的影响!


一般当PCB走线的长度大于其传输信号的波长的1/10时,我们就就需要考虑阻抗匹配。(也不懂,不过听说,应该是电磁学里面讲的,我没学电磁学....以后学习)
100MHz以上的高速数字电路就可以考虑阻抗匹配了


C答:主要是基于阻抗匹配方面的考虑,以达到时序统一,延迟时间,走线电容等不会超过范围!原因在于LAYOUT时可能走线方面不是很匹配!


问二:在高速信号中经常可以看到在信号线上串小电阻,请问在LAYOUT时应该把它放在CPU端还是放在信号的终端好些呢?看过一些centrality GPS公版方案中是放在CPU端,但也看到其他的原理图是放在信号的终端,请求理论支持!


A答:一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL电路输出电阻大概为13欧姆左右,在源端串一个33欧姆的电阻,13+33=46大致和50相当,这样就可以抑制从终端反射回来的信号再次反射。(传输线的特征阻抗,得查查...)。在信号接收终端并一个小电阻,没有公式的理论:若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的输入电阻设计得小。(这个反射,到底是如何理解?能量反射,有了解的朋友解答一下)。在信号线上串一个电阻,可能还有一个用途:ESD。如在USB接口上,靠USB PORT端的D+和D-上串一个小电阻,如10欧姆。就是因为USB PORT端的ESD过不了。


B答:一般高速数字信号传输线上会串电阻,目的是解决阻抗匹配问题,阻抗不匹配会导致信号反射,电磁波类似光一样在同一种介质中传播方向和能量不会衰减,但如果光从一种介质发射到另外一种介质的时候会发生反射和折射现象,那么光到达终端的能量会衰减很多吧。同理高速数字信号从源端向终端传输过程中由于连接线或者PCB LAYOUT的原因导致部分阻抗不连续(比如要求传输线阻抗为100欧,但是PCB有的部分是100欧,但是中途打过孔或者线宽发生变化就会引起阻抗的不连续)就会导致信号反射,反射的信号在传输线中又会与原信号叠加,信号被干扰了,终端接收这样的信号解码会出错。USB接口上串的电阻就是此用途,一般来说,如果LAYOUT比较好此电阻贴0欧没问题的,而且如果USB只是传输低速信号也不会有问题,阻抗要求也没那么严格。但是如果传输的是高速USB信号且LAYOUT有问题那么串个小电阻可能会解决误码的问题。ESD器件一般都是通过一定的路径或者方式将静电尽可能的导入地或者电源而避免对芯片的影响,所以ESD器件有一端肯定是接地的,而不是串在电路中。

  • 10
    点赞
  • 93
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
首先,我们需要了解什么是RLC串联谐振电路的谐振曲线。当一个电路在特定的频率下,由于电感、电容和电阻作用,电路的电压和电流会出现共振现象,此时电路呈现出最大的振幅,称为谐振。而谐振曲线则是描述电路在不同频率下振幅大小的图像。 Q值是一个衡量电路品质因数的指标,它表示电路在谐振频率下的能量损耗和储存比例的大小。Q值越大,说明电路的能量储存能力越强,能量损耗越小,电路的品质越高。 计算RLC电路的Q值,可以使用下面的公式: Q = XL/R 其中,XL为电感的阻抗,R为电路的总电阻。 对于本题的电路,电感为2.5mH,电容为10μF,分别对Q值为50、20、10的三组电路测试其谐振曲线,我们可以按照以下步骤进行实验: 1. 搭建RLC串联谐振电路,连接信号发生器、示波器和电阻箱。将电感和电容连接在一起,再串联一个电阻,构成一个串联谐振电路。 2. 调节信号发生器的频率,使电路的振幅达到最大值,记录下此时的频率,即为电路的谐振频率。 3. 在谐振频率上下调节频率,记录下电路的振幅大小。 4. 将记录下来的数据绘制成谐振曲线,可以得到电路在不同频率下振幅大小的图像。 5. 根据谐振曲线计算电路的Q值,并比较三组电路的Q值大小。 通过实验数据的分析可以得出,Q值越大,谐振曲线的带宽越窄,电路的品质越高。因此,在设计电路时,需要根据实际需要选择合适的Q值,以满足电路的性能要求。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值