文章目录
-
- 前言
- 性能评测方法
- 指令执行
- 指令级并行(ILP)
- 单指令多数据(SIMD架构)
- 单指令多线程(SIMT架构)
- Cache设计
- DMA技术
- AMBA总线架构设计
- 中断系统
- XIP技术
- IPC通信
- 小结
索引
前言
芯片技术迭代不断年年有新品发布,如何选择一款适合的平台?如何洞察芯片底层的技术更新?希望一起交流,我负责记录。
指性能评测方法
- IPC (Instructions Per Cycle):每周期指令数
-
MIPS(Million Instructions executed Per Second)MIPS表示每秒执行百万条指令,是衡量CPU处理能力的一种标准。它反映了CPU在同一秒内能够执行多少指令。
- DMIPS/MHz = IPC × (Dhrystone指令数/参考机指令数)
-
CoreMark/MHz = IPC × (CoreMark迭代指令数/周期数)
| 特性 |
DMIPS/MHz |
CoreMark®/MHz |
|---|---|---|
| 基准测试起源 |
基于 Dhrystone (1984) |
EEMBC CoreMark (2009) |
| 测试内容 |
整数运算、字符串处理、函数调用 |
链表操作、矩阵运算、状态机、CRC< |

最低0.47元/天 解锁文章
1317

被折叠的 条评论
为什么被折叠?



