CADENCE 学习
一、电路板总体设计流程
- 案例分析:决定原理图电路的设计,PCB电路板的规划。
- 绘制原理图元器件:建立自己的元器件库(规范封装)。
- 绘制电路原理图:绘制完原理图做ERC电器规则检查,直到无误为止。
- 电路仿真:对不确定的部分电路做仿真验证,确定某些元器件参数。
- 绘制元器件封装:对没有提供元器件封装的器件绘制封装。
- 设计PCB电路板:首先绘制出PCB板的轮廓,确定工艺要求(层数),将原理图导入到PCB板,在网络报表中简述功能、设计规则,然后设计规则检查(DRC)。
- 文档整理:对原理图、PCB图及元器件清单文件给予保存。
二、原理图开发环境
1.OrCAD Capture CIS:“Cadence” →“Design Entry CIS”→“OrCAD Capture CIS”
“OrCAD Capture” 与 “OrCAD Capture CIS”部件数量不同,后者更方便管理。
2.Design Entry HDL :“Cadence” →“Design Entry HDL”→“Allegro Design Entry HDL”。
二者区别:
Concept HDL 更好主要是可定制,但可定制就意味着上手难些,Concept HDL 掌握后用起来很方便,但通用性很差,难以转换使其它软件可用,包括连AutoCAD也不支持。
Capture(CIS)是应用最广泛的EDA软件(全世界使用率的NO.1),操作性虽差了点,但没有Concept难以转换的缺陷,其它功能并不比Concept少,尤其是可以转换到Mentor,PADS或者是AD。所以它的兼容性要好过Concept HDL。自然而然用Capture(CIS)+ Allegro也不是什么难事。
三、印制电路板的开发环境
“PCB Editor”:“Cadence” →“PCB Editor”→“Allegro PCB Design GXL(legacy)”。
四、信号分析环境
Model Integrity 仿真设计的启动:“Cadence”→“PCB SI Utilities”→“Model Integrity”。
在破解版的软件没有找到。
五、仿真编辑环境
Model Integrity 仿真设计启动:“Cadence”→“PCB SI”→“Allegro PCB SI XL”