数字逻辑复习

本文介绍了逻辑电路的基础知识,包括基本概念、逻辑代数原理、集成门电路与各种触发器(如RS、D、JK等)的次态方程和设计。重点讲解了同步时序逻辑电路的分析与设计,涉及状态转移、编码规则等内容。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

目录

必备材料

第一章 基本知识

第二章 逻辑代数基础

第三章 集成门电路与触发器

同步时序逻辑电路分析

同步时序逻辑电路设计

必备材料

考试都是正逻辑电路:高电平表示逻辑1,低电平表示逻辑0。

电路逻辑门图形符号汇总_八种逻辑门电路符号-CSDN博客

触发器最全总结(适合复习数字逻辑使用)_触发器非s非r端有什么功能-CSDN博客

第一章 基本知识

binary octal decimal hex 二进制 八进制 十进制 十六进制

格雷码与二进制码之间的相互转换_格雷码与二进制码的互转-CSDN博客

//期中就弄反了!

第二章 逻辑代数基础

代入原则 反演原则 对偶原则

反演原则与对偶原则的区分如下

数字逻辑中的反演规则和对偶规则-CSDN博客

AND-OR 与-或表达式 XOR 异或 XNOR 同或

第三章 集成门电路与触发器

五种触发器的次态方程

1、用与非门构成的基本R-S触发器

次态方程 Q^{n+1}=\overline{S}+R*Q 

由于R S不能同时为0,所以输入必须满足约束方程R + S = 1

2、钟控R-S触发器

次态方程Q^{n+1}=S+\overline{R}*Q

由于R S不能同时为1,所以输入必须满足约束方程R*S=0

3、钟控D触发器

次态方程为Q^{n+1}=D

4、钟控J-K触发器

次态方程为Q^{n+1}=J*\overline{Q}+\overline{K}*Q

5、钟控D触发器

次态方程为Q^{n+1}=T*\overline{Q}+\overline{T}*Q

同步时序逻辑电路分析

列输出函数和激励函数的表达式

列出次态真值表(或次态方程),作状态转移图

画时间图来辅助电路功能描述//我期末考试没做要求

同步时序逻辑电路设计

时序逻辑电路的设计与分析_时序逻辑电路设计-CSDN博客

//可以直接看上面博客的第4部分。

synchronous/asynchronous sequential logic circuit 同步/异步时序逻辑电路

状态编码:1、在相同输入条件下,具有相同次态的现态应尽可能分配相邻的二进制代码。

2、在相邻输入条件下,同一现态的次态应尽可能分配相邻的二进制代码。

3、输出完全相同的现态应尽可能分配相邻的二进制代码。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值