目录
必备材料
考试都是正逻辑电路:高电平表示逻辑1,低电平表示逻辑0。
触发器最全总结(适合复习数字逻辑使用)_触发器非s非r端有什么功能-CSDN博客
第一章 基本知识
binary octal decimal hex 二进制 八进制 十进制 十六进制
格雷码与二进制码之间的相互转换_格雷码与二进制码的互转-CSDN博客
//期中就弄反了!
第二章 逻辑代数基础
代入原则 反演原则 对偶原则
反演原则与对偶原则的区分如下
AND-OR 与-或表达式 XOR 异或 XNOR 同或
第三章 集成门电路与触发器
五种触发器的次态方程
1、用与非门构成的基本R-S触发器
次态方程
由于R S不能同时为0,所以输入必须满足约束方程R + S = 1
2、钟控R-S触发器
次态方程
由于R S不能同时为1,所以输入必须满足约束方程
3、钟控D触发器
次态方程为
4、钟控J-K触发器
次态方程为
5、钟控D触发器
次态方程为
同步时序逻辑电路分析
列输出函数和激励函数的表达式
列出次态真值表(或次态方程),作状态转移图
画时间图来辅助电路功能描述//我期末考试没做要求
同步时序逻辑电路设计
//可以直接看上面博客的第4部分。
synchronous/asynchronous sequential logic circuit 同步/异步时序逻辑电路
状态编码:1、在相同输入条件下,具有相同次态的现态应尽可能分配相邻的二进制代码。
2、在相邻输入条件下,同一现态的次态应尽可能分配相邻的二进制代码。
3、输出完全相同的现态应尽可能分配相邻的二进制代码。