helloworld:基于Qsys的第一个Nios II系统设计

本文详细介绍了如何在Quartus II和Nios II Software Build Tools环境下,通过Qsys设计一个基于Cyclone III FPGA的"Hello World"系统。从新建工程、创建原理图bdf文件、配置软硬件部分,到解决可能出现的问题,逐步展示了整个设计过程。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

一、平台说明及设计目标

  • 软件平台:Quartus II13.0(64bit)及 Nios II 13.0 Software Build Tools for Eclipse
  • 硬件平台:Altera Cyclone III EP3C16F484C6
  • 设计目标:实现FPGA平台上的“Hello World”

二、实现步骤

1、新建工程
  • 打开quartus新建一个工程:File -> New Project Wizard…工程路径使用英文,不要含有空格等,否则后面会出现问题
    这里写图片描述
  • 添加文件:无添加文件,点击Next即可
  • 器件设置:根据自己使用选择即可,此处选择Cyclone III EP3C16F484C6
    这里写图片描述
  • EDA工具设置:由于此工程不进行仿真等,故不进行设置,如果需要进行ModelSim仿真,则在Simulation行中,选择Tool Name 为ModelSim-Altera(这里根据所安装的ModelSim版本进行选择),Format(s)选择为Verilog HDL(这里也是根据所掌握的硬件描述语言进行选择)。点击 Next
  • Summary页面:单击 Finish 完成即可。
2、新建原理图bdf文件
  • File -> New..,选择Design Files 中的Block Diagram/Schematic File,单击OK即可,出现block1.bdf文件
    这里写图片描述
3、硬件部分设计
  • 启动Qsys工具:单击 Tools -> Qsys ,进入Qsys设置界面

  • 系统已经默认添加了时钟模块,名称为 clk_0 ,这里选中 clk_0,右击,选择Rename,将其名称去掉_0更改为clk,下面添加的模块也进行类似名称更改。

  • 左面Component Library,是系统提供的元件库,里面有一些构成处理器的常用模块。右面是已经添加到系统的模块,也就是说,Nios II 软核处理器是可以定制的,根据具体需要来。

  • 接着添加软核处理器的各部分模块:总共需要添加Nios II Processor、On_ChipMemory(RAM or ROM)、JTAG UART、System ID Peripheral这4个模块。

  • 添加

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值