![](https://img-blog.csdnimg.cn/20201014180756757.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
硬件协议
文章平均质量分 62
硬件协议
wmzjzwlzs
这个作者很懒,什么都没留下…
展开
-
bt656与bt1120
由上面的格式, 我们可以看到每一行在视频传输过程中的格式。在定时基准码的前 3个字节是恒定的。FF , 00 , 00, 第四个字节 XY是我们需要分析的。我们再好好分析下,EAV和SAV 应该填的数据。原创 2022-10-23 19:52:05 · 669 阅读 · 0 评论 -
DDR4-2666代表意义
DDR4-2六六六的clk是1333Mhz, tCK=1ns/1.333=0.75ns1333Mhz*2(双边沿采样)*64bit/8bit=21.328GB/s原创 2022-04-15 15:35:18 · 1503 阅读 · 0 评论 -
spinand协议
原创 2022-04-14 15:09:40 · 869 阅读 · 0 评论 -
PCIe 枚举过程3
转自:原来PCIe这么简单,一定要看!_Bus硬盘是大家都很熟悉的设备,一路走来,从HDD到SSD,从SATA到NVMe,作为NVMe SSD的前端接口,PCIe再次进入我们的视野。作为x86体系关键的一环,PCIe标准历经PCI,PCI-X和PCIe,走过近30年时光。其中Host发现与查找设备的方式却一脉沿袭,今天我们先来聊一聊PCIe设备在一个系统中是如何发现与访问的。首先我们来看一下在x86系统中,PCIe是什么样的一个体系架构。下图是一个PCIe的拓扑结构示例,PCIe协议支持256个Bu原创 2022-04-07 15:36:52 · 2586 阅读 · 1 评论 -
PCIe 枚举过程2
转自:【PCIE-3】---PCIE设备的枚举扫描(经典好文) - 一粒厘米 - 博客园前面两个小节大致总结了下PCIE的基本知识,算是扫盲篇吧。本文主要总结PCIE设备的枚举扫描过程,此部分才是PCIE模块的重点,无论是在BIOS下还是系统驱动下都会用到。按照国际惯例,先列问题: 1. 系统如何判断PCIE设备是否在位? 2. 设备中的配置空间的数据一开始就有嘛?谁写的? 3. Bus号,Dev号,和Fun号与硬件有关系嘛?P 4.Bridge和Device的区别? 5. D.原创 2022-04-07 15:28:29 · 1132 阅读 · 0 评论 -
PCIe 枚举过程
转自:PCIe 枚举过程_kunkliu的博客-CSDN博客_pcie枚举流程1. 设备的发现与bdf number的确定枚举的第一个过程是rc端通过向bus上发起配置空间访问获取整个总线拓扑上的设备信息。简单说来就是去遍历每个bus,以及bus下device的配置空间。如果读到有效的device ID值(非全F)则认为发现了可用的设备。1.1 bdf number的分配bus device function这3个number的分配是很有意思的事情。对于每个pcie设备来说,配置原创 2022-04-07 15:20:09 · 3020 阅读 · 1 评论 -
PCIE概述
转自:PCIE体系结构基础_maxwell2ic的博客-CSDN博客PCIe体系结构的基本概念: 了解PCIE的体系结构首先要了解PCI总线的结构,PCI总线中的HOST主桥用于连接隔离转换存储器域地址和PCI总线域地址;PCI总线中的主从设备统称为Agent设备;PCI桥作为一种特殊的PCI设备,每个HOST主桥管理一个PCI总线树,每个PCI桥扩展一个PCI总线,与HOST主桥直接相连的为总线0. PCIE体系结构中虽然没有物理存在的PCI桥,但是其概念对于理解PCIE的结构具有重...原创 2022-04-07 10:40:25 · 1096 阅读 · 0 评论 -
PCIe配置空间
转自:https://www.csdn.net/tags/OtTagg4sOTkyODYtYmxvZwO0O0OO0O0O.htmlPCIe概述PCI Express,是计算机总线PCI的一种,它沿用现有的PCI编程概念及通信标准,但建基于更快的串行通信系统。PCIE总线使用的是高速差分总线,并采用端到端的连接方式, 现在的高速总线基本上都是串行总线,这样可以使用更高的时钟频率。当前pcie协议支持到5.0版本,不同PCIe版本对应的传输速率如下:PCIe 版本 编码 传输.原创 2022-04-07 09:58:46 · 6572 阅读 · 3 评论 -
lvds时序
图片转自:LVDS,LCD调试总结(持续更新)_yebanguhe的博客-CSDN博客原创 2022-04-02 11:18:33 · 700 阅读 · 0 评论 -
LPDDR4协议规范之 (六)刷新
LPDDR4协议规范之 (六)刷新 刷新命令 刷新计数器 刷新时序 刷新前时序 刷新后时序 全存储体刷新时序 tRFCab tRFCpb 自刷新 自刷新期间进入掉电模式 自刷新中止刷新命令REFRESH命令在时钟的第一个上升沿以CS HIGH,CA0 L...转载 2020-04-17 10:54:13 · 3496 阅读 · 0 评论 -
LPDDR4协议规范之(二)复位和上电初始化
LPDDR4协议规范之(二)复位和上电初始化 导读 1. Voltage Ramp and Device Initialization 1.1精简如下:(太长不看版) 2. Reset Initialization with Stable Power 3. Power-off Sequence导读LPDDR4内部的复位分为三种情况,分别是冷...转载 2020-04-17 10:46:49 · 3513 阅读 · 0 评论 -
LPDDR4协议规范之 (四)命令和时序(转自https://blog.csdn.net/YJFeiii/article/details/105475327)
LPDDR4协议规范之 (四)命令和时序 命令真值表 激活操作 读写访问操作 读前沿和后沿 突发读取操作流程 读操作时序 写前沿和后沿 突发写操作 写入均衡 (待更新)命令真值表激活操作 ACTIVATE命令由两个连续命令组成,Activate-1命...转载 2020-04-17 10:39:43 · 3162 阅读 · 0 评论 -
SDRAM理论篇之基础知识及操作时序讲解(转自https://blog.csdn.net/eydwyz/article/details/52945634)
这个星期在进行SDRAM的学习,当然关于SDRAM的理论知识,在上周讲了一部分,而这周主要的还是写代码及调试。如果有朋友在这之前没有接触过内存的话,可以看下业内写的比较好的扫盲文章《高手进阶 终极内存技术指南》(点击进入下载),虽然Kevin在这之前也曾经看过这篇文章,但是看完之后对于写代码还是毫无头绪,所以Kevin在这里建议大家,如果是完全不知道内存是神马的朋友可以看下这篇文章,对于一些有基础...转载 2020-04-17 10:29:09 · 776 阅读 · 1 评论 -
锂电池相关
1.单块锂电池3.7v2.C参数:比如1200mAh,5C。则持续放电最大电流为:5*1200mA原创 2013-01-17 14:42:46 · 133 阅读 · 0 评论 -
eMMC分区详解(转自:http://blog.sina.com.cn/s/blog_5c401a150101jcos.html)
最近总结了一下关于eMMC分区的一些资料,在此分享给大家,希望对大家在这方面的工作有所帮助: 大家一般所熟悉的分区的概念是在逻辑上将一个磁盘或存储设备分为几个区,每个区当做独立磁盘,以方便使用和管理。例如第一个磁盘的第一个分区叫做sda1,第二个磁盘的第二个分区叫做sda2;第二个磁盘的第一个分区叫做sdb1,第二个磁盘的第二个分区叫做sdb2。 大家所最为熟知的分区方...转载 2016-12-23 17:08:23 · 799 阅读 · 0 评论