- 博客(5)
- 资源 (11)
- 收藏
- 关注
转载 Notepad++编写的Verilog文件导入Vivado,中文注释乱码问题
关于Notepad++编写的Verilog文件导入Vivado,中文注释乱码问题的解决方法在使用Notepad++新建Verilog文件,编写程序并加入中文注释,在Vivado工程下添加该文件,内置Editor显示的中文注释通常为乱码。而且修改保存后,在Notepad++显示的中文注释同样显示乱码。主要是由于Notepad++默认编码模式和Vivado编码格式不同。有两种解决办法。1.在Vi...
2019-06-12 12:51:41 4037
转载 sublime编辑器中文乱码的问题
问题描述:subline写html,运行时出现乱码,寻找处理方式,百度到有效的方式:将meta元素中使用的字符集改为utf-8 就行了,亲自试了试,果然可以。故探寻了下。原因:subline Text默认保存的文件格式为UTF-8,若在写html时,将字符集指定为gbk,或者gb2312,则会出现乱码。总结:所以上述问题的修改方式可以有两种,将文件的保存格式改为gb2312或者将文件使...
2019-06-12 12:49:43 1772
转载 Source Insight乱码的解决方案,SI不支持UTF-8字符编码乱码
最近使用source insight查看一些开源代码,显示中文就乱码,据说是因为source insight不支持utf-8编码,默认编码方式为ANSI码。所以需要将utf-8等非ANSI码的文件转换成source insight默认支持的ANSI码格式才能显示中文不乱码。【问题】用Source Insight打开一个Python文件,其中包含中文,但是中文在SI中显示的是乱码:【...
2019-06-07 11:24:41 6308
转载 一种基于FPGA硬件求解对数的简化方法
本文研究了一种运用FPGA进行数据处理的方法,包括:提取输入数据的高log2M个比特位的数据,作为高有效位,根据预先设置的目标函数的计算表格,查找所述高有效位对应的目标函数值y(n)以及高有效位+1对应的目标函数值y(n+1);提取输入数据的剩余比特位数据,作为低有效位,并将所述低有效位与y(n)和y(n+1)的差值相乘,得到偏移值off(n),将该偏移值与所述高有效位对应的目标函数值y(n)相加...
2019-06-07 11:10:50 2865
转载 FPGA中实现对数运算
FPGA中实现对数运算主要有三种方法:(1)在外部直接算好对数值,按照数值范围做个表,存在ram里,到时候查表。为了减少表深度,提高资源利用率,可以考虑去掉部分低位数值,损失一定的精度。(2)使用cordic算法求解对数。(3)log10(x)=ln(x) * log10(e) , log10(e)是常数可以手动先计算好,用IP Core的话多个乘法器。下面介绍使用IP核fl...
2019-06-07 11:00:04 13185 4
msk调制与gmsk调制
2014-01-13
matlab仿真qpsk gmsk msk fsk qam ask
2014-01-13
msk与QPSK调制解调
2013-06-03
GMSK与MSK调制解调
2013-06-02
msk 的调制解调
2013-04-24
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人