孤独的单刀
一个专注FPGA领域的博主,每周一、周五不定期更新。
展开
-
《基于FPGA的数字信号处理》专栏的导航与说明
《基于FPGA的数字信号处理》专栏的导航与说明原创 2024-08-02 09:34:54 · 3229 阅读 · 5 评论 -
基于FPGA的数字信号处理(22)--进位保存加法器(Carry Save Adder, CSA)
基于FPGA的数字信号处理(22)--进位保存加法器(Carry Save Adder, CSA)原创 2024-08-04 10:59:15 · 5338 阅读 · 8 评论 -
基于FPGA的数字信号处理(21)--超前进位加法器(Carry Lookahead Adder,CLA)
在之前的文章,我们介绍了行波进位加法器(RCA)。RCA有一个很大的缺点就是关键路径延迟非常高,而之所以高完全是因为进位路径太长了,如果我们能想办法缩短进位路径,那就可以提高加法器的速度。RCA的缺点在于第k位的进位Ck必须依赖于前一级的Ck-1,最高位的进位将必须等待之前所有级进位计算完毕后才能计算出结果。所以,超前进位加法器的核心思想是并行计算进位Ck。对于任何一个全加器都有:观察上式s和c,将共有部分分别定义为:其中的G是generate,它表示只有当ab均为1时才为1,说明此时生成了进位;原创 2024-08-02 09:36:21 · 4630 阅读 · 9 评论 -
基于FPGA的数字信号处理(20)--半减器和全减器
基于FPGA的数字信号处理(20)--半加器和全减器原创 2024-07-31 10:47:54 · 5977 阅读 · 14 评论 -
基于FPGA的数字信号处理(19)--行波进位加法器(Ripple Carry Adder,RCA)
基于FPGA的数字信号处理(19)--行波进位加法器原创 2024-07-29 09:25:34 · 19883 阅读 · 6 评论 -
基于FPGA的数字信号处理(18)--半加器和全加器
基于FPGA的数字信号处理(17)--半加器和全加器原创 2024-07-22 10:03:04 · 7050 阅读 · 10 评论 -
基于FPGA的数字信号处理(17)--定点运算的实现实例(饱和Saturate与四舍五入Round)
基于FPGA的数字信号处理(17)--定点运算的实现实例(饱和Saturate与四舍五入Round)原创 2024-07-12 10:10:27 · 2394 阅读 · 4 评论 -
基于FPGA的数字信号处理(16)--定点数的舍入模式(7)6种舍入模式的总结
基于FPGA的数字信号处理(16)--定点数的舍入模式(7)6种舍入模式的总结原创 2024-07-10 10:41:48 · 2583 阅读 · 1 评论 -
基于FPGA的数字信号处理(15)--定点数的舍入模式(6)向0取整fix
基于FPGA的数字信号处理(15)--定点数的舍入模式(6)向0取整fix原创 2024-07-09 09:49:04 · 7169 阅读 · 8 评论 -
基于FPGA的数字信号处理(14)--定点数的舍入模式(5)向上取整ceil
基于FPGA的数字信号处理(14)--定点数的舍入模式(5)向上取整ceil原创 2024-05-20 08:00:00 · 12399 阅读 · 10 评论 -
基于FPGA的数字信号处理(13)--定点数的舍入模式(4)向下取整floor
基于FPGA的数字信号处理(13)--定点数的舍入模式(4)向下取整floor原创 2024-05-17 11:22:28 · 8235 阅读 · 0 评论 -
基于FPGA的数字信号处理(12)--定点数的舍入模式(3)收敛取整convergent
基于FPGA的数字信号处理(12)--定点数的舍入模式(3)收敛取整convergent原创 2024-05-13 09:46:59 · 10694 阅读 · 10 评论 -
基于FPGA的数字信号处理(11)--定点数的舍入模式(2)向最临近值取整nearest
基于FPGA的数字信号处理(11)--定点数的舍入模式(2)向最临近值取整nearest原创 2024-05-10 11:57:42 · 4939 阅读 · 3 评论 -
基于FPGA的数字信号处理(10)--定点数的舍入模式(1)四舍五入round
基于FPGA的数字信号处理(10)--定点数的舍入模式(1)四舍五入round原创 2024-05-08 11:11:30 · 6626 阅读 · 8 评论 -
基于FPGA的数字信号处理(9)--定点数据的两种溢出处理模式:饱和(Saturate)和绕回(Wrap)
基于FPGA的数字信号处理(9)--定点数据的两种溢出处理模式:饱和(Saturate)和绕回(Wrap)原创 2024-05-06 11:08:36 · 8610 阅读 · 15 评论 -
基于FPGA的数字信号处理(8)--RTL运算的溢出与保护
基于FPGA的数字信号处理(8)--RTL运算的溢出与保护原创 2024-05-04 11:06:52 · 5135 阅读 · 3 评论 -
基于FPGA的数字信号处理(7)--如何确定Verilog表达式的位宽
基于FPGA的数字信号处理(7)--如何确定Verilog表达式的位宽原创 2024-05-01 15:42:06 · 5272 阅读 · 1 评论 -
基于FPGA的数字信号处理(6)--如何确定Verilog表达式的符号
基于FPGA的数字信号处理(6)如何确定Verilog表达式的符号原创 2024-04-29 08:58:18 · 8345 阅读 · 14 评论 -
基于FPGA的数字信号处理(5)--Signed的本质和作用
基于FPGA的数字信号处理(5)Signed的本质和作用原创 2024-04-28 11:48:41 · 6752 阅读 · 13 评论 -
基于FPGA的数字信号处理(4)--浮点数的定点化
基于FPGA的数字信号处理(4)浮点数的定点化原创 2024-04-27 11:46:25 · 5601 阅读 · 2 评论 -
基于FPGA的数字信号处理(3)--什么是浮点数?
基于FPGA的数字信号处理(3)什么是浮点数?原创 2024-04-25 12:55:24 · 6442 阅读 · 7 评论 -
基于FPGA的数字信号处理(2)--什么是定点数?
基于FPGA的数字信号处理(2)什么是定点数?原创 2024-04-23 11:42:59 · 14856 阅读 · 22 评论 -
基于FPGA的数字信号处理(1)--什么是无符号数?什么是有符号数?
基于FPGA的数字信号处理(1)什么是无符号数?什么是有符号数?原创 2024-04-08 08:43:26 · 17752 阅读 · 37 评论