主存简单模型和寻址概念
一条红色的线控制一个存储单元,有限制,每次只能使一行存储单元有效。
译码器完成从n位地址到2^n个存储单元的转换,地址位数对应到整个存储器容量。如图所示,此主存简单模型的容量为8B。这样就完成了主存的基本功能。接下来封装起来,组成一个主存芯片。
地址是放在地址寄存器MDR中的,而外部单元通过信号线与主存通信,MAR通过地址线与外部相连,即将读出或写入的数据放在MDR中,MDR与外部通过数据线相连。
这些主要部件在时序控制逻辑的统一管理下协调工作。所以还需要一个控制电路,控制部件之间协调工作。控制电路也要给外部提供信号线,包括片选线,读控制线,写控制线。封装起来就是主存芯片。