一、电荷泵锁相环基本结构
- 相比于简单锁相环结构,电荷泵锁相环在鉴相器与环路滤波器之间增加了电荷泵结构;通过驱动环路滤波器中的电容,形成积分器,可以将环路增益提高到无穷大。
只要 ϕ r e f \phi_{ref} ϕref与 ϕ v c o \phi_{vco} ϕvco之间的相位差不为零,就会有电荷持续在电容上积累,所以输入相位差必须精确地等于零。
- CPPLL的动态特性参见《模拟CMOS集成电路设计》15.2节;我们可以看到该结构锁相环可以对相位差做出UP/DN动作,控制电荷泵充放电,调节 V t V_t Vt,以达到对 V C O VCO VCO进行反馈控制。
其中电荷泵输出 I o u t I_{out} Iout对应 Δ ϕ \Delta\phi Δϕ传递函数可以表示为 I o u t Δ ϕ ( s ) = I p 2 π \frac{I_{out}}{\Delta\phi}{(s)}=\frac{I_p}{2\pi} ΔϕIout(s)=2πIp,其中 I p I_p Ip表示电流源SRC1与电流源SRC2的输出电流值。
二、电荷泵锁相环性能分析
1、 I p K v c o I_{p}K_{vco} IpKvco减小,相位裕度变小,稳定时间变长,系统稳定性变差;这点与简单锁相环
截然相反
。
2、 C 2 C_2 C2大约为 C 1 C_1 C1的 1 / 5 1/5 1/5 ~ 1 / 10 1/10 1/10,这样可以在保持闭环时间和频率响应相对保持不变的基础上,减少一阶滤波器 “ R 1 + C 1 ” “R1+C1” “R1+C1”控制电压跳动产生的波纹。