Verilog基础知识

1. Verilog语法的基本概念

Verilog HDL是一种用于数字系统设计的语言。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。无论描述电路功能行为的模块或描述元器件或较大部件互联的模块都可以用Verilog语言来建立电路模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们所对应的模型类型共有以下5种。

  1. 系统级(system-level):用语言提供的高级结构能够实现待设计模块的外部性能的模型。
  2. 算法级(algorithm-level):用语言提供的高级结构能够实现算法运行的模型。
  3. RTL级(register transfer level):描述数据在寄存器之间的流动和如何处理、控制这些数据流动的模型。
  4. 门级(gate-level):描述逻辑门以及逻辑门之间连接的模型。
  5. 开关级(switch-level):描述器件中三极管和存储节点以及它们之间的连接模型。

2. Verilog HDL 和 VHDL的比较

 3. Verilog 的四值逻辑系统

在Verilog的逻辑系统中有四种值,也即四种状态:逻辑0,表示低电平;逻辑1,表示高电平;逻辑X,表示未知,有可能是高电平,也有可能是低电平;逻辑Z,表示高阻态,外部没有激励信号是一个悬空状态。

  4. Verilog 的数据类型

在Verilog语言中,主要有三大数据类型,即寄存器数据类型线网数据类型参数数据类型。真正在数字电路中起作用的数据类型是寄存器类型和线网数据类型,它们共同遵守Verilog的四值逻辑系统。

 

 

 

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

智小星

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值