Reset电路的设计

本文介绍了Reset复位电路的基本结构和PCB设计中需要注意的关键事项,包括防止ESD影响、滤波电容的布局、远离干扰源以及TVS保护二极管的放置,以确保电路稳定和抗干扰性能。
摘要由CSDN通过智能技术生成

Reset复位电路是一种用来使电路恢复到起始状态的电路设计,一般简单的复位电路由电容串阻电阻构成,再复杂点就有三级管等配合进行。

Reset电路的PCB设计注意事项如下:
①在布局时,RESET复位信号远离板边缘和金属接插件,以防止因ESD引起的异常而导致复位模块死机

② RESETn复位信号的滤波电容需要尽量靠近其所对应的芯片管脚放置,并且此信号应该先经过滤波电容再连接芯片管脚。

需要注意的是对应滤波电容的地焊盘需要扇出8/16mil的地过孔,如果存在空间充足的情况可以打上2及以上的地过孔,更良好的接地。

③ RESET复位信号需要远离DCDC,RF等干扰强的信号,防止信号受到干扰。如果存在走线长度比较长的情况那么则需要对其进行包地处理,并且在包地线上大约间隔400mil放置一个GND过孔。

④ 布局过程中RESETn按键的TVS保护二极管需要尽量靠近按键器件放置,如下图所示:信号拓扑为:按键一TVS→100ohm→电容(靠近CPU&PMIC)→CPU&PMIC,如果出现ESD现象,那么ESD电流必须需要先经过TVS器件进行衰减。

/**资源摘抄自网络,侵权请联系删除,有个人实践笔记,请注意甄别**/

  • 3
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
回答: watchdog reset硬件设计是指在硬件电路设计一个看门狗复位电路,用于监控系统的运行状态并在系统出现故障或异常时进行复位操作。根据引用\[1\]和引用\[2\]的内容,watchdog reset硬件设计的主要原理是通过设置一个定时器来计数,当计数器减到0时,会产生一个复位信号,将系统复位到初始状态。这个定时器可以作为一个通用的16位定时器来请求中断操作,也可以用来检测系统的运行状态。在硬件设计中,需要设置定时器的计数时间,并在计数器计满时由软件清零,以表明系统状态正常。如果定时器计数未能及时清零,看门狗会认为系统异常或有其他特定事件发生,触发系统复位信号。需要注意的是,在某些情况下,如使用嵌入式ICE调试时,看门狗定时器的复位功能可能会被禁用,具体取决于CPU内核信号的判断。如果看门狗定时器确定当前模式是调试模式,即使看门狗产生溢出信号,也不会产生复位信号。因此,在watchdog reset硬件设计中,需要考虑这些因素以确保系统的正常运行。 #### 引用[.reference_title] - *1* *2* *3* [14. 从0学ARM-exynos4412-看门狗裸机程序编写](https://blog.csdn.net/daocaokafei/article/details/110000017)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^koosearch_v1,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值