【FPGA】Xilinx_ZYNQ7Z020——4. PS初体验

本文介绍了在Xilinx ZYNQ7Z020 FPGA开发中,如何初次体验PS(Processing System)部分。通过创建IP核,配置ARM工程,关闭不必要的接口如MAXI GP0,设置串口、时钟和DDR。接着在SDK中进行编程,无需包含字节流,并展示了如何运行和调试工程。在遇到问题时,如SDK工程目录已有.SDK文件夹导致问题,提供了解决方案:改名并重新生成SDK工程。
摘要由CSDN通过智能技术生成

4. PS初体验

创建IP核

  • 体验ARM工程
  • PL对应逻辑电路部分,PS对应ARM核部分
  • 本节使用ARM传输字符串到计算机上

创建工程

  • Create Project
  • Project Name
  • RTL Project
  • 选择芯片之类的zynq7000、速度等级-2,封装clg400
  • Finish
  • PS部分要使用到IP INTEGRATOR
  • 点击Create Block Design:名称尽量简短,不要有空格
    在这里插入图片描述
  • 双击
    在这里插入图片描述
  • 由于不使用PL部分,因此要把PL部分的接口关闭掉
  • 关闭M AXI GP0 interface
    在这里插入图片描述
  • 设置串口
    在这里插入图片描述
  • 1
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值