FPGA Altera相关软件基本用法

本文介绍了FPGA开发中Altera的Quartus II和ModelSim的基本用法。在Quartus II中,详细讲解了配置、编译和下载流程,包括PIN Planner的使用和下载到RAM/Flash的操作。对于ModelSim,重点在于配置EDA路径、创建仿真工程和使用Vector Waveform File。此外,还提及了SignalTap逻辑分析器的创建步骤以及IP软核如PLL、ROM的配置方法。
摘要由CSDN通过智能技术生成

Quartus II 13.1 基本用法

1、配置

(1)Assignments->Device, 配置FPGA主芯片。Unused pins:输入三态。Dual-Purpose Pins:设置为IO口

(2)PIN Planner对需要的pin进行设置。

(3)Project-> generate td for project,可以产生tcl文件。

(4)在PIN Planner中通过export更新tcl文件,此时tcl文件中仅包含PIN设置信息。

  1. 在tools->tcl scripts内run该脚本。

2、编译,双击Compile Design,可以通过RTL视图来查看逻辑电路。

3、下载

(1)下载到RAM,点击Task->Program Device即可

(2)下载到Flash,点击file->convert programming file, file type: jic, configuration device: flash芯片型号。Flash loader:选择对应的loader。SOF data:选择待刷写Sof文件。然后重复(1ÿ

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值