逻辑门电路
给一逻辑图,前面输入数字,判断输出数字
给一逻辑图,写出函数表达式 L L L
给出函数表达式 L L L,画逻辑图
分析就可以
化简逻辑表达式
将卡诺图表示成逻辑表达式
①:找出 8 8 8个连续的 1 1 1(若找不出 8 8 8个就找 4 4 4个,找不出 4 4 4就找 2 2 2个,找不出 2 2 2个就找 1 1 1个)
②:依次判断①中找出的1是否全在或全不在 A , B , C , D A,B,C,D A,B,C,D区域
③:若全在某区域,则写该区域代号; 若全不在某区域,则写 该区域代号 ‾ \overline{该区域代号} 该区域代号;若部分在,则啥也不写,最后将结果相与。
④:重复①②③步,但每次第①步需包含没用过的 1 1 1
⑤:所有 1 1 1都用过后,将每次第③步写出的结果相加
将逻辑表达式画进卡诺图
①:根据表达式中字母的个数,画出相应的空白卡诺图
②:找出表达式第一部分各字母对应的卡诺图区域
③:找出重合区域,对这些格子里标上 1 1 1
④:对表达式的第二部分,第三部分 … \ldots …重复②③步
⑤:表示式中所有部分都标完后,在剩下的空白格子里标上 0 0 0
用卡诺图化简逻辑表达式
①:将逻辑表达式画进卡诺图
②:将上一步的卡诺图表示成新的逻辑表达式
用公式法化简逻辑表达式
求公式表示函数的反函数
①:与 → \to →或,或 → \to →与
②: 0 → 1 , 1 → 0 0\to 1,1\to 0 0→1,1→0
③:原变量 → \to →反变量,反变量 → \to →原变量
④:多个变量的公共非号保持不变
⑤:原式运算的优先顺序保持不变
求卡诺图表示函数的反函数
①:先用卡诺图求出表达式,再求反函数
②:先把卡诺图取反(即 1 1 1变成 0 0 0, 0 0 0变成 1 1 1,再求出表达式
组合逻辑电路的分析与设计
给出逻辑电路图,分析逻辑功能
①:由逻辑图写出函数表达式
②:化简函数表达式
③:列出所有情况
④:分析出功能
三种常考电路
给出功能要求,让设计电路
①:确定输入个数,定义 0 , 1 0,1 0,1
②:列真值表
③:写出逻辑表达式
④:化简
⑤:画出电路图
最小项
用卡诺图法将逻辑函数变成最小项的形式
①:将函数表现在卡诺图中
②:将卡诺图中的 1 1 1与下两图对比
用公式法将逻辑函数变成最小项的形式
①:利用 A ( B ‾ + B ) = A A(\overline{B}+B)=A A(B+B)=A,令每一项包含全部代号
②:整理①的结果,令每一项都是 A , B , C , D A,B,C,D A,B,C,D的顺序
③:将每一项的 A , B , C , D A,B,C,D A,B,C,D变成 1 1 1,将 A ‾ , B ‾ , C ‾ , D ‾ \overline{A},\overline{B},\overline{C},\overline{D} A,B,C,D变成 0 0 0
⑤:在 m m m后加上④中的结果
将最小项的形式化成变量形式
①:取出 m m m后的数字
②:将数字变成二进制数( 3 3 3输入即变成 3 3 3位, 4 4 4输入即变成 4 4 4位)
③:每个二进制数:
第一个数是 0 0 0则变成 A ‾ \overline{A} A,是 1 1 1则变成 A A A
第二个数是 0 0 0则变成 B ‾ \overline{B} B,是 1 1 1则变成 B B B
第三个数是 0 0 0则变成 C ‾ \overline{C} C,是 1 1 1则变成 C C C
第四个数是 0 0 0则变成 D ‾ \overline{D} D,是 1 1 1则变成 D D D
④:用公式法或者卡诺图化简逻辑函数
将 L = ∑ m + ∑ d L=\sum m+\sum d L=∑m+∑d形式的式子用卡诺图化简
常用集成电器
使用译码器和门电路实现逻辑函数
根据译码器接线图写出逻辑函数
使用8选1数据选择器实现3输入逻辑函数
使用8选1数据选择器实现多输入逻辑函数
使用8选1数据选择器实现 L = ∑ m L=\sum m L=∑m格式的3输入逻辑函数
使用8选1数据选择器实现 L = ∑ m L=\sum m L=∑m格式的4输入逻辑函数
触发器
给出 D D D触发器及输入,要求画出波形图
给出 J K JK JK触发器及输入,要求画出波形图
多个触发器相连
一步一步慢慢分析
计数器集成芯片
使用74161异步清零功能设计 N N N进制计数器
设计 N N N进制计数器后,画出状态图
检查自启动
使用74161同步置数功能设计 N N N进制计数器
画出状态图
检查自启动
使用74160异步清零功能设计N进制计数器,并画出状态图
使用74160同步置数功能设计N进制计数器
画出状态图
使用74161和74151设计某序列发生器
分析时序逻辑电路
判断是同步时序电路还是异步时序电路,并写出时钟方程
都接的 C P CP CP口即是同步时序电路,否则为异步时序电路
时钟口接的什么,时钟方程就是 C P 几 = ? ? ? CP_几=??? CP几=???
写出时序逻辑电路的输出方程
写出时序逻辑电路的驱动方程
看 D , J , K D,J,K D,J,K连的是什么
写出时序逻辑电路的次态方程
①:写出各个触发器的特性方程
J K JK JK触发器: Q n + 1 = J Q n ‾ + K ‾ Q n Q^{n+1}=J\overline{Q^n}+\overline{K}Q^n Qn+1=JQn+KQn
D D D触发器: Q n + 1 = D Q^{n+1}=D Qn+1=D
②:将驱动方程得到的 J , K J,K J,K或者 D D D代入
作时序逻辑电路的状态转换表
作时序逻辑电路的状态图
作时序逻辑电路的时序图
分析时序逻辑电路的功能
可编程逻辑器件
使用 P L D PLD PLD进行逻辑设计时,应将逻辑函数表达式变换为最简与或式
分析并写出逻辑函数表达式
给出逻辑函数表达式,在 P L D PLD PLD上画出阵列图
A/D转换器
A / D A/D A/D转换的过程可分为 采样,保持,量化,编码 ‾ \underline{采样,保持,量化,编码} 采样,保持,量化,编码四个步骤