![](https://img-blog.csdnimg.cn/20190918140012416.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
ZYNQ_图像处理
zynq的ps端和pl端笔记
Xuan-ZY
文章含有笔记字样的仅供参考,属于私人学习笔记
展开
-
ZYNQ-代码规范-资源链接
小梅哥 正点原子FPGA视频 模块例化: moudle 模块例化使用 u_xx 表示。 20 //例化计时模块 21 time_count #( 22 .MAX_NUM (TIME_SHOW) 23 ) u_time_count( 24 .clk (sys_clk ), 25 .rst_n (sys_rst_n), 26 27 .flag (add_flag ) 28 ); 29 30 //例化数码管静态显示模块 31 seg_led_static u_seg_led_static ( 32 .clk (原创 2021-11-15 16:44:34 · 298 阅读 · 0 评论 -
ZYNQ-延迟打拍
zynq原创 2023-01-16 11:18:25 · 153 阅读 · 0 评论 -
ZYNQ-IP核封装笔记
笔记原创 2023-01-13 20:04:42 · 464 阅读 · 0 评论 -
ZYNQ图像-腐蚀膨胀笔记
笔记原创 2023-01-12 16:56:19 · 446 阅读 · 0 评论 -
zynq_AXI接口_笔记
学习笔记原创 2023-01-12 16:06:55 · 80 阅读 · 0 评论 -
ZYNQ_ERR_笔记
报错笔记原创 2023-01-01 10:50:25 · 75 阅读 · 0 评论 -
zynq-linux-lcd
正点原子u-boot驱动 正点原子内核驱动 将2个压缩包解压到Ubuntu的某个路径中 mkdir -p ~/work/linux-4.14 //创建目录 tar -xzf alientek-linux-4.14.0-xlnx-v2018.3.tar.gz -C ~/work/linux-4.14/ //解压 sync //同步 rm -rf alientek-linux-4.14.0-xlnx-v2018.3.tar.gz //删除压缩包文件 mkdir ~/work/uboot-2018.01原创 2021-12-25 15:55:23 · 1378 阅读 · 0 评论 -
ZYNQ_SDK-MIO_EMIO(笔记)
正点原子领航者文档: 实验目的 用ps端按键点亮熄灭pl端led 串口发送消息 SDK配置 (基础步骤看正点原子文档,这里总结关键的几个步骤) 1创建项目工程 2生成IP集合 生成zyqn7 PL端复位时钟去掉 一键配置 只用到1个PL端的引脚选择1 PL端时钟去掉,暂时没用到 选择ddr3型号,每个开发板不一样配置完系统先保存 同样的地方右击 CTRL+S 生成bit流文件 导出HARDWARE 记得勾选bit流 写完代码,下载程序 1.proguam bit流原创 2021-11-21 12:45:28 · 354 阅读 · 0 评论 -
ZYNQ_HDMI时序
1.原始数据输入 输入: pixel_xpos_w:一帧数据的x轴有效区域 pixel_ypos_w:一帧数据的y轴有效区域 输出: pixel_data_w:每个像素点的RGB值,如 2.视频显示驱动部分 输入 pixel_data:每个像素点的RGB值 输出: video_hs:行同步信号,0时为同步,1时同步完成 video_vs:场同步信号,0时为同步,1时同步完成 video_de:数据使能,判断当前像素是否在有效区域内,如在区域内则为1 [23:0] .原创 2021-11-18 21:33:00 · 2849 阅读 · 0 评论 -
ZYNQ_IP
1.RAM 数据位宽为8:能存储八位的数据 深度为32:32个片区,每个片区存储八个位 可以选择是否开启使能位ena 需要确定读写优先级原创 2021-11-17 20:44:24 · 229 阅读 · 0 评论 -
ZYNQ_状态机笔记
学习笔记: 正点原子: 四段论 状态空间定义 状态跳转 下个状态判断 各个状态下的动作 2. 3. 4. 或 三段式转载 2021-11-16 22:31:55 · 152 阅读 · 0 评论 -
ZYNQ-仿真
`timescale 1ns / 1ps 仿真单位/仿真精度 reg :always wire : assign `timescale 1ns / 1ps module tb_led_twinkle(); //输入 reg sys_clk1; reg sys_rst_n; //输出 wire [1:0] led; //信号初始化 initial begin sys_clk1 = 1'b0; sys_rst_n = 1'b0; .原创 2021-11-16 21:27:01 · 963 阅读 · 0 评论