SI9000常用共面阻抗模型的解释

SI9000常用共面阻抗模型的解释
所谓的“共面”,即阻抗线和参考层在同一平面,即阻抗线被VCC/GND所包围,
周围的VCC/GND即为参考层。
相较于单端和差分阻抗模型,共面阻抗模型多了一个参数D1,即阻抗线和参
考层VCC/GND之间的间距。
在Palor Si9000中,下面红色标注的工具栏图标为coplanar模型组:
在这里插入图片描述

针对共面模型,下面只选几种典型模型来进行说明,更详细全面的内容
请参考同组笔记本下的"常见的阻抗模型—整理版"。

另外注意,此组模型都是wavegide模式。

  1. Surface coplanar waveguide 1B

在这里插入图片描述

适用范围:
外层蚀刻后单线共面阻抗,阻抗线被VCC/GND所包围,
周围的VCC/GND即为参考层,而次外层(innerlay 2)
为线路层,而非VCC/GND参考层。
参数说明:
H1:外层到次外层之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚+电镀铜厚
Er1:介质层介电常数

2.Coated coplanar waveguide 1B
在这里插入图片描述

适用范围:
阻焊后单线共面阻抗,阻抗线被VCC/GND所包围,
周围的VCC/GND即为参考层,而次外层(innerlay 2)
为线路层,而非VCC/GND参考层。
参数说明:
H1:外层到次外层之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚+电镀铜厚
Er1:介质层介电常数
CEr1:阻焊介电常数
C1:基材阻焊厚度
C2:线面阻焊厚度(后加工)

3.Surface coplanar waveguide with ground 1B

在这里插入图片描述

适用范围:
外层蚀刻后单线共面阻抗,参考层为同一层面的VCC/GND
和次外层VCC/GND。
参数说明:
H1:外层到次外层VCC/GND之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚+电镀铜厚
Er1:介质层介电常数

4.Edge-coupled Offset stripline 1B1A
在这里插入图片描述

适用范围:
内层单线共面阻抗,阻抗线被VCC/GND所包围,
周围的VCC/GND即为参考层,而次外层(innerlay 2)
为线路层,而非VCC/GND参考层。
参数说明:
H1:阻抗线路层到下一层之间的介质厚度
H2:阻抗线路层到上一层之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚
Er1:H1对应介质层介电常数
Er2:H2对应介质层介电常数

5.Embedded coplanar waveguide with ground 1B1A
在这里插入图片描述

适用范围:
内层单线共面阻抗,参考层为同一层面的VCC/GND
和次外层VCC/GND。
参数说明:
H1:阻抗线路层到临近VCC/GND之间的介质厚度
H2:阻抗线路层到上一层之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚
Er1:H1对应介质层介电常数
Er2:H2对应介质层介电常数
6. Offset coplanar waveguide 1B1A
在这里插入图片描述

适用范围:
内层单线共面阻抗,参考层为同一层面的VCC/GND
和及与其临近的两个VCC/GND层。
参数说明:
H1:阻抗线路层到临近VCC/GND之间的介质厚度
H2:阻抗线路层到较远VCC/GND之间的介质厚度
W2:阻抗线上线宽
W1:阻抗线下线宽
D1:阻抗线和同面参考VCC/GND之间的间距
T1: 阻抗线铜厚=基板铜厚
Er1:H1对应介质层介电常数
Er2:H2对应介质层介电常数
Posted By veis

  • 1
    点赞
  • 27
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
SI9000软件可以用来计算单面参考阻抗。在SI9000中,计算单面参考阻抗的步骤如下: 1. 打开SI9000软件并创建一个新的项目。 2. 在项目中选择适当的板材类型和厚度,这些信息可以从PCB设计文件中获取。 3. 在设计中选择适当的线宽和线距。 4. 输入介质的介电常数和铜箔厚度。 5. 根据需要选择差分信号或单端信号。 6. 在SI9000中进行计算,软件将根据输入的参数计算出单面参考阻抗的值。 需要注意的是,SI9000软件中的计算结果是根据输入的参数进行估算的,实际的阻抗值可能会受到其他因素的影响。因此,在实际设计中,还需要进行实际测试和调整以确保阻抗的匹配。 引用\[2\]中提到了一些影响特性阻抗的因素,如介电常数、介质厚度、线宽、铜箔厚度等。这些因素在计算单面参考阻抗时也需要考虑进去。 #### 引用[.reference_title] - *1* [PCB阻抗计算](https://blog.csdn.net/weixin_54967070/article/details/123712803)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] - *2* [SI9000学习笔记](https://blog.csdn.net/CrazyFPGA/article/details/96208571)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] - *3* [多层高速PCB设计学习笔记(五)四层板实战(下)之阻抗控制计算(SI9000)](https://blog.csdn.net/zerokingwang/article/details/128920126)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insertT0,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值