本章主要说明的是存储器相关的内容,计算机的两大功能,和人一样主要是存储和计算,因此存储是非常重要的一部分。
循环依赖
如何用门电路保存一个数据其实是实现存储的一种手段,主要利用反馈的思想,将输出反馈到输入上,即可通过本关。
延迟线
本关比较简单,根据给定的器件,串联两个即可做到延迟的效果。
奇变偶不变
本关很有意思,输出不用依靠输入就可以自行翻转,其实主要依靠反馈和延迟就可以做到。
一位取反器
思路很多,满足逻辑即可,笔者用的异或门
数据选择器
简单的二选一数据选择器,用一位控制数据通道开通和关断即可。
总线
这个逻辑上比较复杂,源和目的两个输入位都需要控制两个数据输入的开通与关断,两个数据到两个目的其实有四种组合,按照这四种组合配合源和目的两个输入即可实现本关。
优雅存储
观察真值表其实可以看出,输入数据在延时一个时刻后到达输出的,因此需要借助延时器件,再将输入分为0和1两种情况即可通过本关。
存储一字节
本关比较有实际意义,从这里就可以深刻理解一个字节是如何存储的了,比较简单,利用8个一位存储器即可。
1位解码器
比较简单,将一位数据分出两位数,0和1两种输入可得两种情况。
3位解码器
3位解码器也叫3-8译码器,意思是三位二进制数可以有8种情况,从000到111,实现方式很多,笔者采用穷举法,将每一种可能限制到唯一的一路输出上。
计数器
本关比较重要,一位输入端用来控制计数器步进或者擦写操作,因次对于计数器加一操作我们需要进行加法器进行加法运算,加一可用恒高压作为一端输入,另一端是寄存器,寄存器的作用是存储数据的。对于擦写操作,可以直接将数据接入寄存器并通过控制端控制寄存器是否允许读写。
小盒子
本关的难点是地方比较小,逻辑也很复杂,搞不好很容易卡关。
本关的逻辑主要是控制总线将两端数据任意送到四个寄存器里。除了待写入数值,A和B,0和1可以组合成四种情况,利用类似3-8译码器的思想,可以搭建2-4译码器,这样可以实现两位控制四个地址,其次用写入和读取两位控制输入数据导通或者关闭。即可实现本关。
写在最后
至此,算数运算部分算是完成了,本章是重点,尤其是对于下一章节的处理器架构,本章的内容都是一个一个实在的模块构成者,需要重点理解,对后面的内容可事半功倍!
下一章处理器架构