【数字IC自整资料】笔试相关

目录

1、使用连续赋值来模拟buffer惯性延时的写法正确的是?(A)

2、AXI总线位宽32bit,频率500MHZ,假设AXI cmd是基于burst8传输的,第一笔数据返回的延迟是200ns。那么outstanding 数量至少(13)才能满带宽传输

3、一个线性反馈移位寄存器(斐波那契LFSR)的特征多项式为F(x)=x3+x2+1,初始状态为全1,输出的m序列为(1110010)

4、状态机的三个组成部分是(ACD)

5、VHDL运算符优先级的说法正确的是(C)

6、CMOS电路的功耗,下面哪个选项中不属于体系级降低功耗的方法(D)

7、在多谐振荡器、单稳态触发器、施密特触发器,(A)中常用于产生脉冲波形?

8、对于FPGA和CPLD,(C)的组合逻辑资源较为丰富;()的集成度较高。


1、使用连续赋值来模拟buffer惯性延时的写法正确的是?(A)

A:assign #1 out = in

B:assign out = #1 ~in

C: #1 assign out = in

D: assign out <= #1 ~in

解析:在连续赋值语句中,延迟值只能在赋值语句的左侧出现,不能出现在右侧

2、AXI总线位宽32bit,频率500MHZ,假设AXI cmd是基于burst8传输的,第一笔数据返回的延迟是200ns。那么outstanding 数量至少(13)才能满带宽传输

解析:

3、一个线性反馈移位寄存器(斐波那契LFSR)的特征多项式为F(x)=x3+x2+1,初始状态为全1,输出的m序列为(1110010)

解析:线性反馈移位寄存器输入为指定某几级寄存器的异或。

4、状态机的三个组成部分是(ACD)

A : 状态

B : 分支

C : 事件

D : 动作

解析:状态(‌State)‌:‌系统或对象可能处于的一种或多种条件,‌这些条件定义了系统的行为和属性;事件(‌Event)‌:‌触发状态机从一个状态转移到另一个状态的外部输入或条件,‌也称为转移条件;动作(‌Action)‌:‌与特定状态关联的行为或操作,‌当状态机从一种状态转移到另一种状态时,‌可能会执行某些动作。‌

5、VHDL运算符优先级的说法正确的是(C)

A. 逻辑运算的优先级最高 B. 关系运算的优先级最高

C. 逻辑运算的优先级最低 D. 关系运算的优先级最低

解析:VHDL语言操作符优先级(由高到低):

1、括弧()

2、NOT,ABS,乘方**

3、REM,MOD,/,*

4、+,-

5、关系运算符=, /=, <, >, <=, =>

6、逻辑运算符XOR NOR NAND OR AND NXOR

6、CMOS电路的功耗,下面哪个选项中不属于体系级降低功耗的方法(D)

A.电压/频率调整

B.多电压域

C.电源门控

D.衬底偏置

解析:对于降低功耗的方法:

属于系统级的是:硬软件划分功耗管理;

属于体系结构级的是:电压/频率调整、多电压供电、电源门控、多阈值优化、FFT域、异步设计;

属于寄存器传输级+逻辑/门级的是:独热编码、行波计数器、总线反转、避免组合环路、减少字长、二进制表示法、去掉逻辑云、其他RTL技术;

属于晶体管级的是:衬底偏置、版图优化、技术工艺优化、减少氧化厚度、多氧化器件,电容最小化。

7、在多谐振荡器、单稳态触发器、施密特触发器,(A)中常用于产生脉冲波形?

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

解析:多谐振荡器:脉冲波形 单稳态:延时定时整形 施密特:波形变换,波形整形,幅度鉴别,消除干扰。

8、对于FPGA和CPLD,(C)的组合逻辑资源较为丰富;()的集成度较高。

A、FPGA,FPGA

B、FPGA,CPLD

C、CPLD,FPGA

D、CPLD,CPLD

解析:CPLD和FPGA的区别

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值