第一个VHDL程序

        今天挺开心,偶的第一个VHDL的模块完成了。这是一个使用Altera的CycloneII EP2C20F256的FPGA,通过HPI接口向TI的DSP(TMS320DM642)内存中写入数据的模块,实现了HPI的控制时序控制,支持地址自增模式,
时序仿真和实际运行时的逻辑分析都令人满意。
        为了写一个32位的数据到DSP内存中,需要写4次HPI寄存器,因为HPI使用16位接口,两次将目标地址写入PICA寄存器,另两次将数据内容写入HPID寄存器中(每次16位),才可以完成一个32位数据的写入。模块中使用了两个PROCESS,辅助进程实现写HPI寄存器的时序,供主进程使用;主进程则控制辅助进程写4次HPI寄存器,以完成一个32位数据的写入。
        辅助进程是一个状态机,大概转换过程是:就绪状态 => 步骤1 => ... => 步骤n => 完成状态。当控制信号被拉高时,辅助进程即开始工作,完成后停止在 完成状态。只有主进程将控制信号拉低,辅助进程才回到就绪状态,然后控制信号再被拉高时,开始下一次操作。这是为了防止控制信号被一直拉高,而辅助进程不断循环工作的错误情况。辅助进程完成后,会给一个信号,然后主进程就可以开始下一次操作。
        对于地址自增模式,只需在状态转换中跳过写HPIA的步骤,向HPUD-01(HCNTL1=0,HCNTL0=1)寄存器写入数据即可。
  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值