1.P60 P61 做输出为真开漏口,要想输出高电平 需要外接上拉电阻
2.DAC部分驱动能力很弱,DAC模块在比较器模块中。
CGC->PER1 |= CGC_PER1_PGACMPEN_Msk;
CMP_VREF_Init(CMP_CHANNEL_0,CMP_VDD_VSS_REFERENCE_VOLTAGE);
CMP_VREF_Set_Value(CMP_CHANNEL_0,0);
TESOPT = 0x3D;
TESCTL |= 1<<6;
1.P60 P61 做输出为真开漏口,要想输出高电平 需要外接上拉电阻
2.DAC部分驱动能力很弱,DAC模块在比较器模块中。
CGC->PER1 |= CGC_PER1_PGACMPEN_Msk;
CMP_VREF_Init(CMP_CHANNEL_0,CMP_VDD_VSS_REFERENCE_VOLTAGE);
CMP_VREF_Set_Value(CMP_CHANNEL_0,0);
TESOPT = 0x3D;
TESCTL |= 1<<6;