基于FPGA的AD/DA实验

2 篇文章 0 订阅

掌握并行DAC、ADC的接口时序

高速AD/DA转化器

AD9762原理图
AD9200原理图

AD9762是无符号的DAC器件
有符号补码需要先把高位取反再送给DAC*
AD9200是无符号的ADC

  • 最大电压对应MAX值

  • 0电压对应0值

  • 注意ADC芯片还有一个溢出 out of range 信号

  • ADC输入的电压如果超限,则溢出信号置位1

  • 一旦检测到ADC溢出,必须先调整其不溢出之后,再进行其他处理动作。
    ADDA子板AD/DA实验板的I/O

PLL模块

quarters软件的PLL使用参考:《quarters软件调用PLL模块》
使用PLL模块,生成ADC模块和DAC模块需要的时钟,用于进一步实验。

SMA同轴电缆

SMA接口:SMA 的名称全称是 SubMiniature version A。

连接DA/AD

实验分析

参考文献:并行AD/DA实验
实验代码:FPGA_AD/DA
signaltap逻辑分析结果

  • 3
    点赞
  • 25
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

juajua_Z

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值