文章目录
触发器
一、概述
定义:
能够存储一位二值信号的基本单元电路统称为触发器
触发器的两个基本特点:
(1)具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1;
(2)根据不同的输入信号可以置成0或1状态
二、SR锁存器(Set-Reset Latch)
SR锁存器是静态存储单元中最基本,也是电路结构最简单的一种,也称为基本RS触发器。通常其由两个或非门或与非门组成。
1.或非门组成的SR锁存器
2.与非门组成的SR锁存器
1.SR锁存器的约束条件为:S * R = 0
2.将S称为置位端;R称为复位端
3.将此电路称为直接置位、复位锁存器(Set-Reset Latch)
特性表如下:
三、触发器
一、触发器与锁存器的不同在于:触发器除了置1,置0输入端以外,又增加了一个触发信号输入端。
二