异步FIFO(clkw<=clkr),最小深度计算


前言

一开始,我简单的认为写时钟频率(clkw)小于等于读时钟频率(clkr)的时候,FIFO深度为1即可,但事实证明我理解有误.


一、如何计算?

push之后,写指针w_code在下一拍更新,但同步到读时钟域,经常的做法是打两拍,这时,空信号拉低,非空即可pop数据,那么,读指针则在第三个clk_r上升沿更新,再同步到写时钟域,则需要打两拍。所以,在满足clkw<=clkr的前提下,则可分为三种情况:
图例

1. clkw/clkr>=3

这种情况即是在一个clkw周期期间,读指针已经变化(前面提及“读指针则在第三个clk_r上升沿更新”)【其中,第几个clk_r是相对于第一个push后的下一个clk_w上升沿,即上图中w_code处】,也就是说push过后的第二个写时钟周期期间读指针发生了变化(前提:非空就pop数据),那么,读指针同步两拍到写时钟域,也就是第4个写时钟期间,读指针已经同步过来了,那么,这种情况下,FIFO深度只要大于等于4即可使FIFO不产生full信号

2. 2clkw/clkr>=3,且clkw/clkr<3

这种情况即是在两个clkw周期期间,读指针发生变化,也就是说push过后的第三个写时钟周期期间读指针发生了变化,那么,读指针同步两拍到写时钟域,也就是第5个写时钟期间,读指针已经同步过来了,那么,这种情况下,FIFO深度只要大于等于5即可使FIFO不产生full信号

3. 3clkw/clkr=3

这种情况即是在3个clkw周期期间,读指针发生变化,也就是说push过后的第4个写时钟周期期间读指针发生了变化,那么,读指针同步两拍到写时钟域,也就是第6个写时钟期间,读指针已经同步过来了,那么,这种情况下,FIFO深度只要大于等于6即可使FIFO不产生full信号

总结

在满足前提条件的情况下(clkw<=clkr,非空就pop数据),FIFO最小深度为:n+3。其中,n为使条件(nclkw/clkr>=3)满足的最小的n。还有一些设计对empty做了打一拍处理,那么,也就导致了读指针则在第4个clk_r上升沿更新,也就导致了,n为使条件(nclkw/clkr>=4)满足的最小的n。

在这里插入图片描述

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Jeep.guo

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值