拉扎维模拟CMOS集成电路设计西交张鸿老师课程P6~9视频学习记录

这篇博客记录了拉扎维模拟CMOS集成电路设计课程中关于差动放大器的学习,涉及CG放大器的输入和输出阻抗计算,差动放大器的必要性、增益计算以及共模响应和CMRR。通过分析不同负载对放大器性能的影响,探讨了解决非线性问题的方案。
摘要由CSDN通过智能技术生成

目录

p6

p7

CG放大器

输入阻抗的计算方法;

输出阻抗的计算​编辑​编辑

p8p9

为什么需要差动放大器

噪声

什么是差分信号

基础差动放大器

利用叠加法求解增益;

共模响应

CMRR

带其他类似负载的差动对


---------------------------------------------------------------------------------------------------------------------------------

p6

下面是前面几种不同负载的CS的特性;

特别是右边的图,可以看到,这里从右侧开始的三条线,分别代表三种不同负载的曲线;

其与输入管的曲线相交即工作的静态工作点;

通过输入管的输入发生变化,可以看到两条黄色的线的移动,产生了新的交点;

此时ΔVin是不一样的,但是ΔVout明显不一样;

显然二极管连接的负载ΔVout最小;电阻负载的次之,电流源负载的ΔVout最大,即增益最大;

右上角的图是一个频谱分析的图;

如果是正常的正弦波,则应该是对应某个频率的一条竖直线,当发生线性放大的时候,其幅值发生变化;

但是如果存在非线性放大,就会导致出现该正弦波的谐波分量,如图所示;

此处非线性主要即来源于gm在饱和区还会随输入电压的变化而发生变化;

未来如果是开环电路,可以采用这种的方式,在源极上串联反馈电阻,进而降低谐波分量,减小非线性的影响;

源极跟随器的两种应用;

voltage buffer关注小信号的变化;

level shift关注直流信号的变化;上图中就是用 作该目的,利用pmos搭建的level shift,可以减少体效应的影响;同时抬高一点点输入的电平;

源跟随器由于存在输出结点电压变化,导致的下面的管子的Vds变化,导致的沟道长度调制,进而导致电流变化;

造成Vgs的变化,源跟随器出现非线性;

为了解决这个问题,出现了两种新的方案,其中一种如上图右侧flip sf;另一种如下图supper sf;

---------------------------------------------------------------------------------------------------------------------------------

p7

CG放大器

为什么需要CG,需要小的输入阻抗,一种是在RF中阻抗匹配,另一种是在输入为电流时;

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Joejwu

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值