【紫光同创国产FPGA教程】【PGL50H第四章】串口收发实验例程

本原创教程由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处
适用于板卡型号:

紫光同创PGL50H开发平台(盘古50K)

一:盘古50K开发板(紫光同创PGL50H开发平台)简介

盘古50K开发板(紫光同创Logos系列PGL50H关键特性评估板)采用核心板+扩展板的结构,并使用高速板对板连接器进行连接。

核心板由 FPGA+2 颗 DDR3+Flash+电源及复位构成,承担 FPGA 的最小系统运行及高速数据处理和存储的功能。FPGA 选用紫光同创 40nm 工艺的 FPGA(logos 系列:PGL50H-6IFBG484)。PGL50H 和 DDR3 之间的数据交互时钟频率最高到 400MHz,2 颗 DDR3 的数据位宽为 32bit,总数据带宽最高 25600(800×32)Mbps,充分满足高速多路数据存储的需求。

PGL50HFPGA带有4路HSST高速收发器,每路速度高达 6.375Gb/s,适合用于光纤通信和PCIe数据通信;电源采用多颗 EZ8303(艾诺)产生不同的电源电压。底板为核心板扩展丰富的外围接口, 预留 HDMI 收发接口用于图像验证及处理;预留的光纤接口、10/100/1000M 以太网接口,PCIE 接口,方便各类高速通信系统验证;预留一个 40pin 的 IO 扩展连接器,方便用户在开发平台基础上验证模块电路功能。

二、实验要求

串口通信时波特率设置为 115200bps,数据格式为 1 位起始位、8 位数据位、无校验位、 1 位结束位。板子 1s 向串口助手发送一次十进制显示的“www.meyesemi.com” ,通过串口 助手向板子以十六进制形式发送数字(00~FF),LED 以二进制显示亮起。

三、实验原理

1.串口原理

从下图我们可以看到标准串口接口是 9 根线,具体含义如下:

数据线:

TXD(pin 3):串口数据输出(Transmit Data)

RXD(pin 2):串口数据输入(Receive Data)

握手:

RTS(pin 7):发送数据请求(Request to Send)

CTS(pin 8):清除发送(Clear to Send)

DSR(pin 6):数据发送就绪(Data Send Ready)

DCD(pin 1):数据载波检测(Data Carrier Detect)

DTR(pin 4):数据终端就绪(Data Terminal Ready)

地线: GND(pin 5):地线 其它: RI(pin 9):铃声指示

通常我们用 RS232 串口仅用到了 9 根传输线中的三根:TXD,RXD,GND。但是对于数据传 输,双方必须对数据传输采用使用相同的波特率,约定同样的传输模式(传输架构,握手条件 等)。尽管这种方法对于大多数应用已经足够,但是对于接收方过载的情况这种使用受到限制。

RS232 的串口连接方式:

串口传输协议如下:

 

起始位:先发出一个逻辑”0”信号,表示传输字符的开始。

数据位:可以是 5~8 位逻辑”0”或”1”。如 ASCII 码(7 位),扩展 BCD 码(8 位)。

校验位:数据位加上这一位后,使得“1”的位数应为偶数(偶校验)或奇数(奇校验)。

停止位:它是一个字符数据的结束标志。可以是 1 位、1.5 位、2 位的高电平。

空闲位:处于逻辑“1”状态,表示当前线路上没有资料传送。

波特率:uart 中的波特率就可以认为是比特率,即每秒传输的位数(bit)。一般选波特率 都会有 9600,19200,115200 等选项。其实意思就是每秒传输这么多个比特位数(bit)。

引入波特率的概念后可得到串口的传输节奏如下: 

2.串口传输步骤

*串口发送流程

 

*串口接收流程

 

*串口发送字符

从前面串口协议中可以了解到串口每次传输可以以有 5~8bit 数据,在计算机中字符通常 用 ASCII 码(7bit)表示,所以字符的发送可以用 ASCII 码发送。 查询 ASCII 码表格可得到:“www.meyesemi.com”用到的字符对应 ASCII 码;  

四、实验源码设计

从实验目的分析可将实验做如下划分:

 

从原理上分析波特率的计算是一个计数器,发射和接收可复用,我们在设计时为保持 TX, 或 RX 的完整性,故将波特周期计数器集成在各自模块内部;

上述分析仅仅搭建好 MES50HP 的与 PC 通信的桥梁 UART,传输的数据没有体现。故而需要 增加发送数据模块,与接收数据模块;  

串口发射模块设计

目标:接收到一个发送命令信号时,将 data[7:0] -> 依次发出{start,data[0:7],stop} 共 10bit 数据(无校验位,停止位 1bit);

有两种方法可以将一个并行数据串行化;

方法一:通过 bit 计数与 baud 计数控制移位输出;  

方法二:通过 bit 计数与 baud 计数控制状态跳转,在状态机中输出;

 

方法一的 module 如下:

 

 

 

 

方法二的 module 设计如下:

 

 

串口接收模块设计

串口接收模块是发射模块的逆过程,设计思路区别不大,但是有如下几点需要注意:

1.接收开始信号,当 rx 下降沿到来后保持几个时钟周期的低电平,表明进入接收 start;

2.接收数据提取位置,前面讲发射的时候都是在波特周期开始的位置变更数据,接收数据 提取时需要在 rx 稳定时刻取数,去波特周期的中间位置取数;

3.最终输出数据锁存,在最后 1bit 存入寄存器后需要对接收数据锁存,并在之后需要给 出数据使能信号,表示输出数据有效;

Module 设计如下:  

 

 

 

串口发射控制模块设计

目标:产生 1S 间隔的触发信号并输出第一个发送字节, busy 的下降沿时输出下一个字 节; Module 如下:

 

 

 

串口实验顶层模块设计

目标:板子 1s 向串口助手发送一次十进制显示的“www.meyesemi.com”,通过串口助手 向板子以十六进制形式发送数字, LED 以二进制显示亮起。

Uart_data_gen 模块产生一个间隔 1S 钟的触发信号,同时输出第一个发送字节,等待 uart_tx 输出的 busy 下降沿到来,获知 uart_tx 进入空闲状态可发送下一个 byte 时,再次给 出串口发送的触发脉冲,并输出下一个字节;

Uart_rx 模块接收到数据后输出一个 rx_en 信号(接收数据使能信号)、一组接收数据信 号;接收的数据信号是锁存的,可直接点亮 LED 灯;

具体的 module 实现如下:

 

 五、实验现象

用 SSCOM 串口调试工具,波特率设置为 115200bps,数据格式为 1 位起始位、8 位数据 位、无校验位、1 位结束位,用 Type-C 连接开发板与电脑后有如下现象:

实验现象一:在串口工具中每隔 1S 中打印一次:“www.meyesemi.com”;

实验现象二:

在串口工具上以 Hex 格式发送 55;我们可看到 MES50HP 板卡上的 LED1,LED3,LED5,LED7 被点亮,LED2,LED4,LED6,LED8 为熄灭状态;  

 

发 送 AA ; 我 们 可 看 到 MES50HP 板 卡 上 的 LED2,LED4,LED6,LED8 被 点 亮 , LED1,LED3,LED5,LED7 为熄灭状态。  

 

 也可以试着发送其他数据(00~FF),看一下 LED 灯的变化;

 

  • 2
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值