收发器(Transceiver)架构4——发信机1

这篇开始讲一讲发信机(Transmitter)。

由于发信机的信号是在基带内部产生,并且信号功率比较大,因此相对于接收机,发信机的结构会相对简单一些。首先来一张发信机的基本示意图:
在这里插入图片描述

一、基本架构

上图概略性的描述了发信机的四个过程。

首先要传输的经过编码的基带信号通过调制器与振荡器所发出的正弦信号进行混频;得到的信号经过上变频,即与本振信号混频,把频率搬移到适合微波传输的高频区域;再经过功率放大级将信号功率上升到可以传输的能量等级。

至此,信号就已经具备了可发射的所有特点。为了让射频环境更好,尽量避免干扰相邻信道的信号,在功放输出端加入带通滤波器,用来削减其他频段的射频信号,以免无用信号干扰过多,使其他设备难以工作。

发信机过程大致如上所述。评估一个接收机的主要性能指标为功耗、效率、输出频谱的杂散

根据架构不同,发信机大体分三类:上变频发信机、直接变换发信机和偏移锁相环发信机。下面逐一来说明三种不同发信机的原理。

二、直接变换发信机

下图为直接变换发信机内部框图。
在这里插入图片描述

仔细观察上图,我们可以发现,直接变换发信机其实就是把零中频接收机的信号流逆转过来。基带I/Q信号与射频本振信号直接混频,一步到位完成射

  • 0
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
在Xilinx FPGA资源解析与使用系列的第五篇文章中,我们将继续讨论FPGA的Transceiver资源。 FPGA的Transceiver资源是一种强大的功能,可以实现高速串行通信。Xilinx FPGA中的Transceiver资源由多个通道组成,每个通道都有一个发送器和一个接收器。 在本文中,我们将重点介绍Transceiver的发送器。Transceiver的发送器模块由多个逻辑块和寄存器组成,用于将并行数据转换为串行数据并发送出去。发送器的功能包括数据缓冲、数据对齐、8B/10B编码和预加重等。 首先,发送器通过数据缓冲模块将输入数据存储在寄存器中。数据缓冲可以提供适当的延迟和抖动控制,以确保数据的准确性和稳定性。 然后,数据对齐模块将并行数据转换为串行数据。数据对齐模块可以调整数据的对齐方式,以适应不同的传输速率和数据格式。 接下来,8B/10B编码模块将数据按照8位为一组进行编码,其中每组数据包含8位数据和2位校验位。编码后的数据可以提高传输可靠性,并支持差错检测和纠正。 最后,预加重模块可以根据信号的频率特性对数据进行预处理,以提高信号质量和传输距离。 通过使用这些模块,Transceiver的发送器可以实现高速、稳定和可靠的串行数据传输。同时,Xilinx FPGA还提供了丰富的配置选项和控制接口,使用户可以根据应用需求进行灵活的配置和调整。 综上所述,Xilinx FPGA的Transceiver资源在高速串行通信领域具有重要的作用。通过充分理解和合理利用Transceiver的功能和特性,可以加快开发速度,提高系统性能,并满足不同应用场景的需求。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值