序
🔥 毕业设计和毕业答辩的要求和难度不断提升,传统的毕设题目缺少创新和亮点,往往达不到毕业答辩的要求,这两年不断有学弟学妹告诉学长自己做的项目系统达不到老师的要求。
为了大家能够顺利以及最少的精力通过毕设,学长分享优质毕业设计项目,今天要分享的是:基于51单片机的数字式调频收音机的设计
第一章 硬件系统
1.1 接收机电路
采用了本课题提供的CXA1019S芯片及其外围典型应用电路。从天线输入的信号经88MHZ—108MHZ带通滤波器滤波送入CXA1019S进行高频放大、混频、中频放大、鉴频处理,解调出音频信号。此电路是在CXA1019S典型应用电路的基础上去掉AM部分,如图所示:
1.2 数字锁相环路部分
这一部分既是设计的重点也是设计的难点,我们利用锁相环路法来构成数字式频率合成器,应用锁相频率合成器芯片BU2614内部的数字逻辑电路把VCO频率一次或多次降频至鉴相器频率上,再与参考频率在鉴相电路中进行比较,所产生的误差信号用来控制VCO的频率,使之锁定在芯片内参考频率的稳定度上。
(1) BU2614及外围电路的分析
BU2614 PLL频率合成芯片工作于FM波段,具有低发射的噪声,低能耗的特点,并内建有高灵敏度RF放大器,支持IF计数功能。BU2614的应用为调谐器(小型元件,盒式收音机,收音设备等),特性为:
1)内建高速预置可分频130MHZ压控振荡器。
2)75KHZ参考晶振可保证低发射噪声。
3)低电流消耗,(操作时4MA,PLL关闭时100MA)。
4)提供以下7种步进频率25KHZ、12.5KHZ、6.25KHZ 、3.125KHZ、5.3KHZ.
5)部频率测量计数器。
6)解锁检测。
7)三个输出口(漏极开路)
8)串行数据输入(CE、CLK、DA)