掌握JESD204B(二)–AD6676的调试

配置部分

时钟芯片HMC7044配置

HMC7044芯片说明

HMC7044芯片框图:
HMC7044芯片框图
本项目中使用的芯片模式为外时钟(输入100MHz晶振),PLL1使能模式,VCO频率为2400MHz;时钟配置关系如下:
a) 输入至AD的时钟都配置为VCO的12分频200MHz;
b) 输入至AD的SYS_REF都配置为VCO的1024分频为2.34375MHz;
c) 输入至FPGA的时钟配置为100MHz;
d) 输入至FPGA的SYS_REF配置为2.34375MHz;
e) 输入至FPGA的GTX时钟配置为200MHz(用于GTX的参考时钟);

HMC7044寄存器部分配置:
HMC7044寄存器部分配置

SPI配置时序:
SPI配置时序

AD芯片AD6676

AD6676框图:
AD6676框图
a) 信号带宽: 20 MHz至160 MHz;
b) 中频中心频率: 70 MHz至450 MHz;
c) 2.0 GSPS至3.2 GSPS ADC时钟速率;
d) 可选抽取系数: 12、 16、 24和32;
e) 片内衰减器范围为27 dB、步进为1 dB;

ADC配置:
ADC配置
SPI配置时序:
SPI配置时序

JESD204B接口配置

JESD PHY配置

在这里插入图片描述
在这里插入图片描述
线速率:4Gbps;
参考时钟:200MHz;
PLL TYPE:CPLL;

JESD配置

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

数据接收部分

配置完成以后等待链路的链接,链路的链接过程主要有以下几步:
JESD204B链路建立
AD6676 JESD204B Tx接口按照JEDEC标准204B(2011年7月规范)的规定,以Subclass 0或Subclass 1工作。链路建立过程
分为下列几个步骤:代码组同步、 ILAS和用户数据。
代码组同步(CGS)和SYNCINB
代码组同步(CGS)是JESD204B接收机找到数据流中10位符号间边界的过程。在CGS阶段, JESD204B发射(JESD Tx)模块传送/K28.5/字符。接收机必须使用时钟和数据恢复(CDR)技术,在输入数据流中定位/K28.5/字符。接收机通过置位AD6676 SYNCINB±引脚上的低电平信号,发出一个同步请求。然后, JESD Tx便开始发送/K/字符。接收机同步之后,便解除SYNCINB信号置位,使其变为高电平。 AD6676接着在下一个LMFC边界发送一个ILAS。SYNCINB±引脚操作选项可通过SPI寄存器加以控制。虽然SYNCINB输入默认配置为正引脚上的CMOS逻辑电平,但也可通过寄存器0x1E7配置为正/负引脚上的差分LVDS输入信号。 SYNCINB输入信号的极性也可通过寄存器0x1E4予以反转。

数据接收:
在这里插入图片描述
注意:
硬件框图参考上一篇“”掌握JESD204B(一)–AD6676的调试

  • 2
    点赞
  • 60
    收藏
    觉得还不错? 一键收藏
  • 3
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值