20140919-FPGA-有效观察设计中的差分信号

      今天回来坐在电脑前,打开Xilinx的Documentation Navigator寻找NCO相关的User Guide,但是在不经意中发现了一个这样的IP,我感觉对于观察设计中的查分信号十分有用。之前在和Xilinx的FAE交流时,他说他们的设计中都会把差分信号变为单端信号,便于自己观察。
       差分信号多用于高速的数据总线或者时钟信号,如果要观察数据总线的话,通过调用原语的方式工作量略大,这里Xilinx有个IP为我们解决了这个问题,不得不给个赞!
      IP核的名字如下, LogiCORE IP Utility Differential  Signaling Buffer (v1.01a)。具体就自己看手册了。
     文章结尾,就贴出一张datasheet的中截图,回顾下常用的差分应用场景:
       20140919-FPGA-有效观察设计中的差分信号

        
       至于原语,就可以在templet中对应寻找了:
       20140919-FPGA-有效观察设计中的差分信号

        大概就是这么多了,感觉下次从工程中引出需要外接到逻分的差分信号就可以方便点了
   

转载于:https://www.cnblogs.com/JustDoFPGA/p/8412737.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值