上图中的复位树来自于一个经过延迟和缓冲的时钟,为了保证复位信号能够更快地到达各个Flip-flop,可以采用下图的架构:
第二幅图中的复位同步电路与时钟树并行,比第一种实现方式更为优化。
布局布线之后的时序分析应该确保异步复位信号释放时和使能时都满足建立时间和保持时间的要求。
上图中的复位树来自于一个经过延迟和缓冲的时钟,为了保证复位信号能够更快地到达各个Flip-flop,可以采用下图的架构:
第二幅图中的复位同步电路与时钟树并行,比第一种实现方式更为优化。
布局布线之后的时序分析应该确保异步复位信号释放时和使能时都满足建立时间和保持时间的要求。