用FPGA实现光端机HDB3编码设计

本文详细介绍了使用FPGA(XC2S100)实现光端机E1信道的HDB3编码,阐述了HDB3编码原理,并展示了通过Xilinx ISE6.2进行设计和仿真的过程。实验证明,FPGA实现的HDB3编码具有结构简单、体积小、灵活性高等优点。
摘要由CSDN通过智能技术生成

摘要

介绍了光端机的E1信道HDB3编码的原理和方法,给出了用FPGA实现E1信号HDB3编码的方法。得到了用Xilinx公司的集成软件ISE6.2进行HDB3编码的原理图及仿真结果。结果表明用XC2S100系列FPGA实现HDB3的转换比采用专用集成电路具有结构简单、体积更小、灵活性高等优点。

关键词:三价高密度码;FPGA;编码;光端机

引言

由于PDH光端机在集成度、功耗、成本、可生产性等方面都有明显的优势,PDH设备在相当长一段时间内仍具有被大量使用的机会。本文设计的光端机主芯片采用Xilinx公司生产的XC2S100,利用该芯片通过16路E1口的HDB3编码设计,大大简化了设计电路,而且比专用集成电路具有结构更简单,体积更小,灵活性更高等优点。

1XC2S100器件介绍

XC2S100是Xilinx公司生产的SpartanII系列的10万门芯片[1]。该芯片采用2.5V供电,拥有了替 代ASIC的所有关键需求,例如高性能片内RAM、基于核的解决方案、低廉的价格、高容量等。SpartanII用户可编程门阵列的结构主要由5种可配置部件组成:

(1)IOBs提供封装的管脚和内部逻辑的接口;

(2)CLBs是提供可组建大部分逻辑功能部件;

(3)含有4096个位的专用块RAM;

(4)时钟DLL用于时钟分配的补偿和时钟的控制;

(5)多级内部连线结构;

(6)处于中央位置的CLB可以方便地访问所有的

  • 2
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

阿星先森

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值