基于VC709构建FPGA开发学习平台(三)-GTH的参考时钟

一、GTH使用情况

VC709的GTH主要用于三个接口:

        1)PCIe X8: Bank114\115用于PCIe接口,参考时钟REFCLK由PCIe Host通过金手指提供;

        2)FMC扩展:Bank117\118\119用于FMC扩展板接口,参考时钟REFCLK来自于FMC子板;

        3)SFP+接口: Bank113连接四个SFP+接口,参考时钟有两个,其中REFCLK1由SI5324始终发生芯片提供;REFCLK2由SMA同轴连接器提供。

二、为SFP+接口提供参考时钟

方案1:使用同轴线

板上的J25、J26同轴SMA连接器连接至REFCLK引脚,可以通过该引脚引入参考时钟信号。

方法1:若手中有信号发生器,则用同轴电缆连接至信号发生器,产生所需的时钟信号;

方法2:若没有信号发生器,可以由FPGA本身来产生时钟信号并引出引脚至J31/J32,再通过同轴电缆外部回环至J25/J26:该方法简单快捷,但需要有品质比较好的同轴电缆。

  • 7
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 3
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值