自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(20)
  • 资源 (1)
  • 收藏
  • 关注

原创 PCIE信号完整性分析仿真

与单端信号相比,差分信号抗干扰的能力更强,因为差分信号在布线时要求“等长”、“等宽”、“贴近”,而且在同层。为了提高串行数据传输的可靠性,现在很多更高速率的数字接口采用的是对数据进行编码后再做并串转换的方式。公司的公司所提出的数据传输编码标准,目前已经被广 所提出的数据传输编码标准,目前已经被广 泛应用到高速串行总线,如。(代表信号中的高频成分)加大幅度发送,这样可以部分补偿一下传输线路对高频成分的衰减,从而得到比较好的眼图。两根信号组成,信号接收端通过比较这两个信号的差值,判断发送端发送的是逻辑“

2022-09-20 21:59:37 6712 6

原创 利用E-studio软件将PADS Designer格式原理图转换到HDL原理图

3.这个文件导入以后,需要分析数据,这个地方主要的目的是查看异常的错误,需要看转换中是否有错误,从我自己的转换经验来看,这里主要的错误是路径的问题和中文的问题造成。4.若有错误需要在这里检查,解决错误。当没有错误,原件都能正常的情况下,在这里输出成ConceptHDL格式的文件。主要要看这个错误和警告的数量,若有错误就要修改,这个文件我有修改过,没有啥错误了。1.在PADS Designer里面打开工程文件,输出成EDIF格式的原理图文件;5.这里有输出的进程,关键是看是否有错误,输出文件有错误要修改。

2023-08-11 16:42:51 433 2

原创 从Altium原理图迁移转换到Cadence OrCAD17.2

14、对比发现,转换后的ORCAD_LIBRARY.OLB原理图库文件和原来库文件引脚数量一致,显示正常,Pin Name,Pin Number属性正常,不存在差异。若需要转换的文件里面有中文的名称,或者中文的路径,或者有其他非法字符,为了能够保证转换的正确性,请在转换前将这些问题都修改掉,以便于提高转换的正确性。打开原理图DSN对比和AD工程文件的差异(Altium工程文件),从下图看转换之后的工程和原工程文件页面数量一模一样,不存在差异。保存可以覆盖原来的文件,也可以另存为一个新的文件和新的路径。

2023-08-11 16:22:41 1774 3

原创 DCDC电源芯片外围器件选型

一般是从芯片内部误差放大器的输出引出来,外部一般都需要加一个补偿电容.因为内部运放的反向输入端和补偿输出端之间需要接阻抗,结成负反馈形式,这个阻抗可以是C,也可以是RC,以及其它。Lmin=(Vin-Vout)*Vout/(△I*f*Vin) 电感在上MOS打开过程中两端电压 △V≈Vin-Vout =L △I/ △t △t =1/f * Vout/Vin 即 Vin-Vout= f*L*△I * Vin /Vout So!1.陶瓷电容:高频特性好,贵,未来会便宜;

2023-07-27 16:58:28 2319

原创 5秒钟判断电源部分LAYOUT好坏

1.电源芯片的输入电容的GND在哪?电源芯片的输出电容的GND在哪?电源芯片的GND在哪?(非同步拓扑结构,肖特基GND即可为电源芯片的GND)2. 输入电容、输出电容、电感、MOSFET、自举电容尽可能离IC近些,LAYOUT优先保证功率环路,再考虑信号部分;3. 如果外围电路有肖特基,肖特基的两端要和相邻器件最 短链接,否则负向脉冲很大;4.地层通过多个过孔接到器件侧的地上,以进一步减少敏感电路节点上的噪声干扰.1. SW引脚到电感的导线,尽可能粗而短;5.去藕电容应靠近VREF和VDD引脚.

2023-07-27 16:57:15 138 2

原创 几种常见的电路保护

但是这种保险丝有一个缺点:当保险丝熔断之后,必须由工程人员排除故障之后手动替换新的保险丝,这在一些狭小空间等场合十分不便,因此后来便诞生了“自恢复保险丝”。在正常状况下,聚合树脂紧密地将导电粒子束缚在结晶状的结构外,构成链状导电电通路,此时的自恢复保险丝为低阻状态,线路上流经自恢复保险丝的电流所产生的热能小,不会改变晶体结构。当线路发生短路或过载时,流经自恢复保险丝的大电流,产生的热量使聚合树脂融化,体积迅速增长,形成高阻状态,工作电流迅速减小,从而对电路进行限制和保护。

2023-04-01 15:21:51 2057 1

原创 电源动态响应

COMP引脚的作用:芯片内部运放的反向输入端和补偿输出端之间需要接阻抗,结成负反馈形式,这个阻抗可以是C也可以是RC或者其他,如果是C,就是积分调节。如果是RC就是比例积分调节。实际应用电路中可能会出现电流瞬变的情况,比如主板系统突然启动、突然停止等情况,会产生突变情况,所以电源设计是一定要保证 即使负载的电流发生瞬变时,输出的电压也能微处在特定容忍范围内的电压源,保证电路的正常工作。COMP引脚补偿芯片内部开关的PWM,电容大,响应慢,对应的PWM调节慢,然后PF值就比较高。

2023-02-19 10:25:40 3439 1

原创 高速电路的预加重与去加重

1和2中所述预加重和去加重能很好的补偿信号在传输过程中的损耗,改善信号质量,但是预加重和去加重技术也存在一些缺陷,比如当线路上存在串扰时,预加重和去加重会将高频串扰分量放大,增大串扰的危害,为了弥补预加重和去加重技术的缺点,就有了均衡技术。为了在接收终端(RX)得到比较好的信号波形,就需要对受损的信号进行补偿,预加重技术的思想就是传输线的始端(TX)增强信号的高频成分,以补偿高频分量在传输过程中的过大衰减。一般8位的周期不能超过连续的3个1,或连续的3个0,10位的周期不能超过连续的4个0或连续的4个1.

2023-02-18 19:04:18 1639 4

原创 信号完整性相关基础知识

一、GHz传输链路信号损耗的特征,高频和低频分量信号损耗问题•1.信号沿FR4传播,两种有功损耗:导体损耗和介质损耗两种损耗的高频衰减大于低频衰减。当信号传播4in长时,8GHz以上高频分量的功率衰减量大于50%,而对低频分量的影响却小得多。•2.FR4板上4in长传输线,测量的正弦波频率分量衰减。2GHz以下频率分量的衰减不超过+ldB,而10GHz上的频率分量衰减为-4dB。

2022-11-25 18:30:18 3412 1

原创 allegro设计常见问题总结

allegro常用规则设置,allegro常用技巧,allegro常见问题

2022-11-07 10:35:20 2052

原创 USB3.0/3.1信号完整性分析仿真

• 1.了解USB3.0通路的互连关系,解读原理图接口电路和PCB的互连电路。对USB布线的通路及阻抗进行检查和分析。• 2.使用USB3.0实例文件提取互连线的S参数,选择SSRX+,SSRX-,SSTX+,SSTX-,D+,D-组的互连线,使用PowerSI,Clarity,3DFEM等工具提起关键网络的S参数。提取S参数以后需要分析S参数的互连特征,对S参数的结果开展评价。• 3.使用SYSTEM SI USB3 Compliance工程向导模型,建立USB仿真实例框架,在框架BOLCK中带入S参

2022-09-08 14:15:27 9695 2

原创 USB2.0信号完整性仿真

进行设置,铜皮,过孔的参数,层叠的参数进行设置。库的导入和导出,文件的参数设置,自定义的材料库参数设。材料库参数的带入和建立,损耗和介质材料的设置。度,设置信号的激励时间,设置接收的信号的参数。分析模式,启动新建立工程的设置窗口。的名称和选择好位置,可以新建好需要设置的内容。中导入需要分析的实例文件,导入之后对层叠。、设置仿真提取的参数,扫描的频率的范围。选型来进行设置仿真的参数,设置激励的。的模型,对模型的参数进行解读分析。终止未连接的节点进行设置,默认进行。网络 ,分析信号互连的通路,对信。......

2022-08-28 18:58:46 1674 1

原创 USB2.0协议规范详解

当设备插入到集线器时,接了上拉电阻的数据线的电压由1.5kΩ的上拉电阻和15kΩ的下拉电阻分压,大概 3V左右。在 USB 设备端,在D+或者D-上,接了一个 1.5kΩ的上拉电阻到 3.3V 的电源(3V to 3.6V)。低速设备上拉电阻接在D-上。高速设备会首先被判断为全速设备,然后通过集线器和设备两者确认,切换到高速模式下。高速模式下是电流传输模式,此时需要把 D+的上拉电阻断开。总线上,可达到的最高传输速度等级由该总线上最慢的“设备”决定,关的事件、信息的传送,并在传输的数据中保存时间信息。...

2022-08-28 18:53:28 9788 1

原创 主板4线风扇原理分析

所以TACH信号在不加上拉的情况下,它是悬空的,这也是为什么可以测到信号的原因,而言,风扇是一个定制化相对较高的产品,有通用的规格。要差别在输出时的保护电路,理论上来说,一般的风扇。但市面上会流通一些相对客制化的产品,所在,在选。个别的风扇,应客户的要求或者其它原因,在。,除开TACH信号,还有RD信号,或者。颗风扇,TACH信号是开积电极。的IC内部结构会有差异。但是需要加限流电阻,用。V去分压,也是为了兼容。V的高电平,并且稳定。...

2022-08-28 18:46:34 6603

原创 IBIS模型简介

SPICE进行仿真, 收集每个输出/输出缓冲器的V/I和V/T数据。1.可以通过仿真过程中或基准测量中收集的数据来获得IBIS 模型。然后,使用IBIS网站上的SPICE至 IBIS转换程序可以由SPICE生成IBIS模型。4.如果数据是在实验室测量中获得的,那么模型取决于器件的特性。指出的绝对最大额定 值,但是这个范围覆盖了传输线中可能发生的欠冲、过冲 和反射的情况。对于最大模型,条件是最高电源电 压、较低温度和较强的工艺参数。模型可视为一个驱动器。四、IBIS模型结构,输出模型,电源和GND箝位曲线。.

2022-08-28 18:17:51 3560 1

原创 回波损耗和插入损耗

插入损耗是指发射机与接收机之间,插入电缆或元件产生的信号损耗,通常指衰减。为该元件或器件插入前负载上所接收到的功率与插入后同一负载上所接收到的功率以分贝为单位的比值。回波损耗将引入信号的波动,返回的信号将被双工的千兆网误认为是收到的信号而产。插入损耗多指功率方面的损失,衰减是指信号电压的幅度相对测量插入损耗的电路原信号幅度的变小。回波损耗是表示信号反射性能的参数。指在传输系统的某处由于元件或器件的插入而发生的负载功率的损耗,它表示。通道的插入损耗是指输出端口的输出光功率与输入端口输入光功率之比,以。...

2022-08-28 18:10:50 7136 1

原创 旁路电容和去藕电容基础知识汇总

配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,好的高频去耦电容可以去除高到1GHz的高频成分。0.1μF的去耦电容有5nH的分布电感,它的并行共振频率大约在7MHz左右,也就是说,对于10MHz以下的噪声有较好的去耦效果,对40MHz以上的噪声几乎不起作用。在电源进入印制板的地方和一个1μF或10μF的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。去耦电容的主要功能就是提供一个局部的直流电源给有源器件,以减少开关噪声在板上的传播和将噪声引导到地。

2022-08-20 15:12:23 1471 2

原创 allegro16.6系统gerber文件输出规范详解

allegro16.6系统gerber文件输出规范详解

2022-08-18 22:10:30 4241 1

原创 信号完整性Sigrity2018各组件功能介绍

在设计完成布线后,输出生产文件前,通过执SI后仿真以确保高速信号的信号完整性不存在问题,虽然在PCB设计时 在allegro中设置了完备的高速规则约束,但针对该板卡项目未做出实际的验证,(这个规则设置也是凭借layout工程师的经验和和原理图设计工程师的经验和理论知识,以及我们前仿真得出的约束)但还可能存在信号反射,串扰,地弹等。这些算法都属于全波长算法。10、Clarity(2019sigrity才有):做封装和PCB的分析,全波电气参数分析,全波的仿真引擎,可以做封装到封装,到PCB,到连接器的等等。

2022-07-24 11:52:56 4360 4

原创 I2C总线总结

1、主机永远控制SCL信号线,从机需要检测SCL信号的沿来判断数据bit2、起始位,主机先拉低SDA,过几uS再拉低SCL;3、主机发送需要通信的从机设备地址,发送完释放SDA信道控制权;4、从机检测到为自己的地址则去拿SDA信道控制权,发送ACK;如果不是,则不拿控制权,SDA被上拉电阻拉高,为No ack;5、从机释放SDA信道控制权,主机拿SDA信道控制权,发送需要操作的寄存器地址;主机发送完寄存器地址放SDA信道控制权6、从机检测到这个寄存器地址是自己有的,则去拿SDA信道控制权,发送AC

2022-07-21 20:37:26 4890 1

开关电源常规测试项目目录

1、功率因素和效率测试 2、平均效率测试 3、输入电流测试 4、浪涌电流测试 5、电压调整率测试 6、负载调整率测试 7、输入缓慢变动测试 8、纹波及噪声测试 9、上升时间测试 10、下降时间测试 11、开机延迟时间测试 12、关机维持时间测试 13、输出过冲幅度测试 14、输出暂态响应测试 15、过流保护测试 16、短路保护测试 17、过压保护测试 18、重轻载变化测试 19、输入电压变动测试 20、电源开关循环测试 21、元件温升测试 22、高温操作测试 23、高温高湿储存测试 24、低温操作测试 25、低温储存测试 26、低温启动测试 27、温度循环测试 28、冷热冲击测试 29、绝缘耐压测试 30、跌落测试 31、绝缘阻抗测试 32、额定电压输出电流测试

2023-10-12

高速ADC模拟输入接口考虑事项

高速ADC模拟输入接口考虑事项 (1)基本输入接口考虑 (2)输入架构类型考虑 (3)变压器耦合前端考虑 (4)有源耦合前端网络考虑

2023-10-12

CPCI标准规范中文版

PCI 工业计算机制造商联盟允许以下情况使用商标:PICMG,Compact PCI 以及 PICMG, Compact PCI 标识。 任何公司都可以要求同 PICMG 兼容,不论是否是 PICMG 中的成员。 仅有那些在最新的成员权利文档中规定的近期已经交纳了会费的特指成员,自动拥有使用 PICMG 和 Compact PCI 标识的权利。 会员发言人和销售代表可以使用 PICMG 和 Compact PCI 标识来促进会员产品的销售。 PICMG 和 Compact PCI 标识将以黑白插图或彩色插图的形式打印在标识页。包含 “PICMG” 或“Compact PCI” 短语的中心栏必须水平设置且保持其纵横比不变,但是它的大小可以改变。 PICMG 和 Compact PCI 标识中不能添加或删除任何一点。 因为 PICMG、Compact PCI 标识和 PICMG、Compact PCI 称谓是 PICMG 联盟的注册商标, 接下来的声明将被包含在所有的著作和广告素材中。

2023-08-22

一步步创建IBIS模型

一步步创建IBIS模型

2023-08-18

Altium Designer 元器件封装库

Altium Designer 元器件封装库

2023-08-08

运动目标控制与自动追踪系统源码

一个运动目标控制与自动追踪系统。系统包括模拟目标运动的红色 光斑位置控制系统和指示自动追踪的绿色光斑位置控制系统。系统结构示意及摆 放位置见图 1(a)。图中两个激光笔固定在各自独立的二维电控云台上。红色激光笔发射的光斑用来模拟运动目标,光斑落在正前方距离 1m 处的白 色屏幕上,光斑直径≤1cm。红色光斑位置控制系统控制光斑能在屏幕范围内任 意移动。 绿色激光笔发射的光斑由绿色光斑位置系统控制,用于自动追踪屏幕上的红 色光斑,指示目标的自动追踪效果,光斑直径≤1cm。绿色激光笔放置线段如屏幕为白色,有效面积大于 0.6 ╳ 0.6m 2 。用铅笔在屏幕中心画出一个边长 0.5m 的正方形,标识屏幕的边线;所画的正方形的中心为原点,用铅笔画出原点 位置,所用铅笔痕迹宽≤1mm。 (1)设置运动目标位置复位功能。执行此功能,红色光斑能从屏幕任意位置 回到原点。光斑中心距原点误差≤2cm。 (2)启动运动目标控制系统。红色光斑能在 30 秒内沿屏幕四周边线顺时针 移动一周,移动时光斑中心距边线距离≤2cm。 (3)用约 1.8cm 宽的黑色电工胶带沿 A4 纸四边贴一个长方形,构成 A4

2023-08-08

空地协同智能消防系统源码.zip

设计一个由四旋翼无人机及消防车构成的空地协同智能消防系统。无人机上安装垂直向下的激光笔,用于指示巡逻航48dm 48,400,40 迹。巡防区域为 40dm× 48dm。无人机巡逻时可覆盖地面 8dm 宽度区域。以缩短完成全覆盖巡逻时间为原则,无人机按照规划航线巡逻。发现火情后立即采取7dm初步消防措施,并将火5dm源地点位置信息发给消防车,使其前往熄灭火源。空地协同巡逻及0,0消防工作完成时间越短越好。 实现:展示规划的巡逻航线图,在消防车上按键启动无人机垂直起飞后,无 人机以 18dm 左右高度,在巡防区域按规划的航线完成全覆盖巡逻。 (3)无人机与消防车之间采用无线通信;巡逻期间无人机每秒向消防车发 送 1 次位置坐标信息,消防车上显示器实时更新显示无人机位置坐标信息。 (4)巡逻中,消防车显示器显示巡逻航迹曲线,计算并显示累计巡逻航程。 (5)完成巡逻后,无人机返回,准确降落在起飞区域内。 空地协同智能消防系统源码.zip

2023-08-08

SPWM生成器,SPWM成代码小工具

SPWM成代码小工具

2023-08-03

单向逆变器并联运行系统源码

(1)断开 S 2 ,闭合 S 1 ,仅用逆变器 1 向 R L 供电。输出电压有效值 U o 为 24V±0.2V,频率 f o 为 50Hz±0.2Hz 时,输出电流有效值 I o 为 2A。 (2)在基本要求(1)的工作条件下,输出交流电压总谐波畸变率(THD) 不大于 2%。 (3)在基本要求(1)的工作条件下,逆变器 1 的效率 ƞ 不低于 88%。 A - 1 / 3(4)断开 S 2 ,闭合 S 1 ,仅用逆变器 1 向负载供电,I o 在 0A~2A 间变化时, 负载调整率 S I1 ≤0.2%

2023-08-03

IBIS SPEC 标准手册

IBIS SPEC 标准手册

2023-05-11

长芯半导体 IBIS模型

长芯半导体 IBIS模型

2023-05-11

电容模型库(源库文件整理)

电源完整性、信号完整性仿真使用电容模型库

2023-05-11

PDN阻抗分析实例(仿真文件,仿真报告)源文件

信号完整性、电源完整性PDN阻抗分析实例(仿真文件,仿真报告)

2023-05-11

MSATA源工程文件(原理图+PCB)

MSATA源工程文件(原理图+PCB+BOM)

2023-05-11

DDR4 ibis模型源文件

DDR4 ibis模型源文件 ,信号完整性仿真直接调用使用,参数准确 ,方便调用

2023-05-11

DDR4SODIMM源文件 原理图 PCB BOM

DDR4SODIMM源文件 原理图 PCB BOM

2023-05-11

STSPIN820马达驱动芯片完整手册

The STSPIN820 is a stepper motor driver which integrates, in a small QFN 4 x 4 mm package, both control logic and a low R DSon power stage. The integrated controller implements a PWM current control with fixed OFF time and a microstepping resolution up to 1/256 th of the step. The device can be forced into a low consumption state. The device offers a complete set of protection features including overcurrent, overtemperature and short-circuit protection.

2023-04-13

A3982SLB马达驱动芯片完整手册

The A3982 is a complete stepper motor driver with a built-in translator for easy operation with minimal control lines. It is designed to operate bipolar stepper motors in full- and half-step modes. The currents in each of the two output full-bridges and all of the N-channel DMOS FETs are regulated with fixed off-time PMW (pulse width modulated) control circuitry. At each step, the current for each full-bridge is set by the value of its external current- sense resistor (R S1 or R S2 ), a referenc

2023-04-13

A4985步进电机马达驱动芯片完整手册

The A4985 is a complete microstepping motor driver with built-in translator for easy operation. It is designed to operate bipolar stepper motors in full-, half-, quarter-, and eighth-step modes. Step modes are selectable by MSx logic inputs. It has an output drive capacity of up to 35 V and ±1 A. The A4985 includes a fixed off-time current regulator which has the ability to operate in Slow or Mixed decay modes.

2023-04-13

HT82V38芯片完整手册

· Operating voltage: 3.3V (typ.) · Internal voltage reference · Low Power CMOS: 300 mW (typ.) · Multiplexed byte-wide output (8+8 format) · Power-Down Mode: 10mA (max.) · Programmable 3-wire serial interface · 16-Bit 30 MSPS A/D converter · 3 .3V digital I/O compatibility · Guaranteed won¢t miss codes · 3-Channel operation up to 30 MSPS · 1~5.85x programmable gain · 2-Channel (even-odd) operation up to 30 MSPS · Correlated double sampling · 1-Channel operation up to 20 MSPS · ±250 mV programmabl

2023-04-13

AFE芯片,AD9826手册

The AD9826 is a complete analog signal processor for imaging applications. It features a 3-channel architecture designed to sample and condition the outputs of trilinear color CCD arrays. Each channel consists of an input clamp, Correlated Double Sampler (CDS), offset DAC, and Programmable Gain Amplifier (PGA), multiplexed to a high-performance 16-bit A/D converter. The AD9826 can operate at speeds greater than 15 MSPS with reduced performance. The CDS amplifiers may be disabled for use with sen

2023-04-13

MCD motor cotrol drivers

MDC 马达驱动 产品手册

2023-04-13

YT8531/YT8531D/YT8531P应用说明

YT8531/YT8531D/YT8531P应用说明

2023-04-13

Keysight E5061B网络分析仪手册

Keysight E5061B网络分析仪手册

2023-04-13

IBIS模型详解,IBIS模型各个参数详细介绍

IBIS模型详解,IBIS模型各个参数详细介绍

2023-03-21

PDN Designer

PDN Designer是一款PI设计的工具,PDN设计的最终目标是将时间范围内的首次电压变动控制在允许值以内。

2023-03-21

IBIS模型详解中文版

本文对IBIS 模型进行详细的介绍,详细讲解了IBIS模型的创建,各个数据列表的信息,讲解了如何进行数据的提取,确定I/V数据关系,试验测量获取 I/V 和转换信息的数据,数据写入,IBIS文件头信息的讲解,关键Model 的使用;用 IBIS 模型数据验证模型

2023-03-21

TI推出的电源噪声分析指导

深入讲解了开关电源中 EMI 的来源,如何减小布局中的电流环路,如何应对快速的电压和电流瞬变,保护噪声敏感节点免受噪声节点的影响,电流路径中的寄生电感和电容的处理,电源模块如何免除布局设计错误

2023-03-21

Intel PCIE协议规范

Intel PCIE协议规范,解析非常详细,大家可查阅参考学习

2023-03-21

IPhone6-plus原厂电路原理图源文件

IPhone6_plus原厂电路原理图源文件,电路设计规范,各个接口电路设计非常标准,适合硬件工程师、电子工程师等参考学习

2023-03-21

信号完整性分析,SigXplorer调用S参数、调用HSpice模型了流程

SigXplorer如何调用S参数、调用HSpice模型了流程

2022-07-24

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除